数字逻辑电路 《数字频率计电路设计》.doc 学习资料 复习资料 教学资源
2022-07-07 09:06:17 80KB 计算机
用VHDL语言设计实现基于FPGA的数字频率计.doc
2022-06-19 16:00:18 1.62MB 互联网
数字频率计是用来测量正弦信号、矩形信号、三角波等波形工作频率的仪器,测量结果用十进制数字显示。 1.测量频率范围:1Hz~10KHz; 2.数字显示位数:4位数字显示;
2022-06-18 20:04:49 510KB 数字频率计 4位数字显示 t1.5s;
1
测量范围:1Hz-----999999Hz 以六位十进制数字显示测量结果。 频率显示1s,“0”状态显示1s。 可以控制测量的启动、停止和复位。 根据技术指标,选择元件,设计出原理电路图。
2022-06-09 14:53:43 1.17MB 电子
1
基于51单片机和CPLD技术数字频率计的设计说明.doc
2022-06-07 13:00:43 1.24MB 互联网
基于单片机的数字频率计课设报告.doc
2022-06-07 09:00:37 1.07MB 互联网
基于单片机的数字频率计的课程设计报告.doc
2022-06-07 09:00:36 193KB 互联网
基于单片机的数字频率计的设计说明.doc
2022-06-07 09:00:35 540KB 互联网
基于单片机的数字频率计的设计论文说明.doc
2022-06-07 09:00:34 1.2MB 互联网
基于单片机的数字频率计毕业设计.doc
2022-06-07 09:00:33 323KB 互联网