纯VHDL文件 拥有闹铃 整点报时 日历 使用方法(打开文件shizhong.gdf文件编译即可(本人使用maxplus))
2021-07-02 10:08:36 1.18MB 数字逻辑时钟课程设计
1
数字逻辑课程设计-数字时钟 课程设计的三个简单要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2、由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3、可手动校正时、分时间和日期值。 这次课程设计使用到的软件为Proteus 8 Professional,version:8.3。
2021-06-29 11:23:33 39KB 数字时钟仿真
1
1.1课程设计任务及要求 1.具有时、分、秒计时功能。可以设置计时开始的时间; 2.画出设计的流程图(各功能模块)、波形仿真图; 3.主要的数据结构、完成本课程设计所用方法及其原理的简要说明; 4.编写设计报告,写出全过程,附上有关资料和图纸,有心得体会;
1
数字逻辑课程设计 数字时钟 计算机科学技术 用Verilog HDL对CPLD进行编程,并增加适当的电子元件,设计一个数字电子时钟电路,要求 1.具有“时”“分”的数字显示功能,并可以进行时间校准 2.用发光二极管设计一个“表盘”,通过对应发光二极管的依次点亮来模拟表盘显示时间。
2021-06-25 20:31:04 8.83MB 数字逻辑 课程设计 数字时钟 Verilog
1
数字是秒表 设计要求: 1.设计并制作符合要求的电子秒表, 2.由6位显示,两位显示‘分’,两位显示秒,两位显示百分秒, 3.最大至99分59.99秒 4.具有清零,启动,暂停,继续功能 5,最多2个控制按键 是我们最近的课程设计的小题目,我刚做完,采用74160十进制加法计数器设计完成,通过仿真波形测试,无60秒的暂态,误差小于0.0003秒。内附帮助文件
2021-06-24 21:17:32 38KB 数电 数字逻辑 课程设计 数字秒表
1
2007级数字逻辑课程设计的病房呼叫系统,bdf文件,quartus下编译通过~~~~~~~~~~~~~~~~~~~
1
数字逻辑课程设计 简易计算器 logisim实现
2021-06-23 16:03:13 307KB 数字逻辑
本文设计了一种光电式报警器,该报警器通过感光器件把光信号转换成电信号,控制数码管的显示以及报警电路。利用了部分数字逻辑电路,实现能在报警过程中实现对应路数的显示功能。该报警器的设计采用模块化结构,有三个模块即光电转换模块、数码显示模块以及声光报警模块组成。 目录 前 言…………………………………………………………4 第一章 设计要求及原理…………………………………5 1.1 设计要求………………………………………………5 1.2 总电路原理……………………………………………5 第二章 设计方案比较和选择……………………………6 第三章 单元及总电路设计………………………………8 3.1 光电转换模块……………………………………8 3.2 数字显示模块……………………………………8 3.3 声光报警模块……………………………………9 3.4电路总体设计………………………………………11 第四章 电路焊接与安装…………………………………13 第五章 电路调试与故障分析……………………………14 实验总结……………………………………………………15 参考文献…………………………………………………16 附录一……………………………………………………17 附录二……………………………………………………18
1
这是基于数字逻辑这一门课程所做的课设,通过Quartus中的VHDL语言和生成元件这一功能完成的。主要实现了模拟现实中羽毛球运动项目,可以下载到实验箱上进行操作,在实验箱上使用模式五,通过控制不同的按键来控制击球接球,当某方获胜两局后还会播放音乐。本资源还附上了底层电路芯片连接,音乐模块可自行更改音乐,注释中每个语句的功能解释的很详细,但是下载本资源的还是要有一定的VHDL语言基础的。
2021-06-21 20:43:26 590KB Quartus VHDL 95 数字逻辑课程设计
1
三位二进制加一计数器。 原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计三位二进制加一计数器。
2021-06-11 15:35:54 659KB 数字逻辑 课程设计
1