基于LabVIEW串口通讯的多路数据采集系统
2021-08-02 16:57:01 240KB LabVIEW 串口通讯
1
FPGA在多路数据采集系统中的应用研究.pdf
2021-07-13 15:12:48 314KB FPGA 硬件技术 硬件开发 参考文献
本文给出了一个基于AD0809和单片机的多路数据采集系统的硬件实现方法,该方法在终端采用8051单片机为核心来控制数据采集及数据上传工作,并通过A/D转换器将0~5V的直流电压转换为计算机可以进行处理的数字信号,然后经过单片机对其进行处理,从而完成在终端显示以及将数据上传等功能。系统中的上位机完成对所采集的数据进行显示及对下位机的控制等功能。
1
STM32F103x的USB多路数据采集系统设计
2021-07-03 19:29:00 390KB STM32F103
1
给出了采用8051单片机为核心来实现多路数据采集与通信控制的设计方法。该方法将8路被测电压通过通用ADC0809模数转换来实现对采集到的数据进行模拟量到数字量的转换,然后由单片机对数据进行处理,再将数据通过串行口传输到PC机上,同时采用MAX232接口芯片来实现MCU与PC机间的电平匹配,最后由PC机完成数据的接收和显示。
2021-06-20 13:18:23 316KB 数据转换
1
TLC2543 11路数据循环采集发送
2021-05-13 16:43:13 28KB TLC2543多路数据采集
1
摘 要:首先介绍了多路数据采集系统的总体设计、FIFO芯片IDT7202。然后分别分析了FIFO与CPLD、AD接口的设计方法。由16位模数转换芯片AD976完成模拟量至位数字量的转换,由ATERA公司的可编程逻辑器件EPM7256A完成对数据的缓存和传输的各种时序控制以及开关量采样时序、路数判别。采用FIFO器件作为高速A/D与DSP处理器间的数据缓冲,有效地提高了处理器的工作效率。   随着数字信号处理芯片DSP技术的发展,信号处理的速度越来越快,容量越来越大,为了配合不同时钟域之间的数据传输,必须使用FIFO来达到数据匹配的目的,从而提高系统性能。   1 系统的总体设计   系统
1
首先介绍了多路数据采集系统的总体设计、FIFO芯片IDT7202。然后分别分析了FIFO与CPLD、AD接口的设计方法。由16位模数转换芯片AD976完成模拟量至位数字量的转换,由ATERA公司的可编程逻辑器件EPM7256A完成对数据的缓存和传输的各种时序控制以及开关量采样时序、路数判别。采用FIFO器件作为高速A/D与DSP处理器间的数据缓冲,有效地提高了处理器的工作效率。
2021-05-12 22:37:45 158KB 多路 数据采集 FIFO 文章
1
本文给出了一个基于AD0809和单片机的多路数据采集系统的硬件实现方法,该方法在终端采用8051单片机为核心来控制数据采集及数据上传工作,并通过A/D转换器将0~5V的直流电压转换为计算机可以进行处理的数字信号,然后经过单片机对其进行处理,从而完成在终端显示以及将数据上传等功能。系统中的上位机完成对所采集的数据进行显示及对下位机的控制等功能。
2021-05-12 18:49:48 278KB 数据转换
1
为了满足多路物理信号实时采集、存储和数据分析的要求,本文设计了一种基于VB(Visual Basic)和单片机的多路数据采集系统。该设计采用单片机为数据采集系统的控制芯片,控制A/D转换芯片实现多路数据实时采集,转换后的数据利用LCD显示器进行显示,并通过RS232串口将数据上传到上位机;利用VB软件编程的人机交互界面,实现对数据采集系统的远程监控。该系统具有界面友好,操作简单等优点。
1