(1)输入一个逻辑页面访问序列和随机产生逻辑页面访问序列,由四个线程同时完成每个算法; (2)能够设定驻留内存页面的个数、内存的存取时间、缺页中断的时间、快表的时间,并可以暂停和继续系统的执行; (3)能够随机输入存取的逻辑页面的页号序列; (4)能够随机产生存取的逻辑页面的页号序列; (5)能够设定页号序列中逻辑页面个数和范围; (6)提供良好图形界面,同时能够展示四个算法运行的结果; (7) 给出每种页面置换算法每个页面的存取时间;
2019-12-21 21:16:40 24.6MB C#
1
FPGA串口模块,原创作者为CrazyBingo,在《FPGA案例技巧与开发实例详解》中的串口模块基础上改造,加入串口缓冲区FIFO,无须关心使能信号。已在Nexys4 DDR开发板上验证,开发环境为Vivado 2015.4
2019-12-21 21:14:31 21.17MB FPGA 串口 FIFO
1
这是一个异步FIFO的完全代码实现的modelsim工程,并附有参考论文。 仅作为参考,当然其中也有很多不足,希望批评指教,相互学习。
2019-12-21 21:11:25 4.6MB fifo verilg sorcecode
1
MFC实现界面化的模拟页面置换过程 1.用户可以为程序指定内存块数和页面总数 2.用户可以自由设置程序的页面访问顺序 3. 用户可在OPT、FIFO和LRU算法选择一个,并能观看到页面置换过程。 内含设计报告word文档
2019-12-21 21:03:12 123KB MFC,操作系统,页面置换
1
ov7670摄像头stm32驱动大集合集合,里面有13个ov7670驱动的例子,非常适合初学者,stm32驱动,有3.2寸的tft的驱动也有2.4的驱动,ov7670都是带fifo的,有的ov7670带晶振,有的是stm32产生时钟!
2019-12-21 21:01:00 32.56MB ov7670 stm32 fifo
1
用C++写的先进先出(FIFO)的模拟算法,标志了缺页的位置,还有计算缺页率
2019-12-21 20:59:09 3KB C++ 先进先出算法 FIFO
1
采用OV7670摄像头模块(带FIFO)采集图像,QVGA(320X240)分辨率,直接在LCD上显示,所有接口以备注,可直接使用。
2019-12-21 20:47:57 8.55MB OV7670 STM32
1
操作系统课设 分页式存储管理(内含OPT,FIFO,LRU,LFU四种算法,用到了线程),用eclipse打开,我给的是创建的整个源包,打开就可以运行,这个是经过最佳改正过的
2019-12-21 20:47:55 2.57MB 操作系统课设
1
资源获取不易,通过别人的代码更改后在精英板完美运行,开机即可测试。DMA通信。这里我总结了四个步骤: 1、写SCCB协议,使得OV7670可以和单片机通信 2、初始化OV7670(主要是寄存器配置) 3、配置DMA 4、开始DMA的传输,显示 博客参考: 1、https://blog.csdn.net/sha1996118/article/details/76522387 2、http://www.cnblogs.com/aslmer/p/5965229.html 3、http://www.cnblogs.com/nyqm/p/7955630.html (SCCB通信不正确的原因:没有开启时钟复用)
2019-12-21 20:43:25 3.9MB OV7670 STM32 ARM
1
基于FPGA的RS232串口通信程序,Verilog程序带FIFO,带testbench程序。
2019-12-21 20:31:40 8KB FPGA Verilog 串口通信
1