赛灵思Xilinx FPGA XCKU040 FFVA1156 cadence原理图封装库;olb格式;16版本和17版本均兼容。
2022-02-07 09:06:41 223KB fpga开发 XCKU040 FFVA1156 封装库
左开关闭合,左流水灯,深蓝色呼吸灯,数码管 右开关闭合,右流水灯,绿色呼吸灯,数码管 双闭合,双闪,浅蓝色呼吸灯,数码管 3天30小时速成verilog与fpga(doge https://www.bilibili.com/video/BV1jZ4y1976Y/ B站视频,文件 包含引脚,工程,报告
2022-02-06 14:05:50 6.94MB fpga开发 小脚丫 数电实验
PLC 中的梯形图大多数都是软件解释执行,或者是转换成目标机的机器代码。软件程序很难保证高确定性和实时性。本文介绍了使用FPGA 实现PLC 梯形图的研究进展方法和实验结果,对这方面感兴趣的读者有一定的参考价值。
2022-02-06 14:03:10 342KB fpga开发
1
以MNIST手写数字识别任务为例,使用FPGA搭建了一个LSTM网络加速器,并选取MNIST数据集中的10张图片,通过vivado软件进行仿真验证。实验结果表明,本文设计的基于FPGA的LSTM网络加速器可以完成图片分类任务,其准确率为90%(10张图片,1张分类错误),详细的介绍见我博客。
2022-02-03 09:01:58 292.89MB fpga开发 lstm 人工智能 rnn
1
使用VHDL语言设计并调试数字迷宫,并下载到FPGA板上调试
2022-01-30 14:02:16 2.71MB fpga开发
1
键盘鼠标的Verilog XLINX FPGA源码代码,已经使用FPGA验正,可做为学习设计参考.
2022-01-30 09:12:25 1.5MB fpga开发
Sobel 基于FPGA的Sobel算子图像边缘检测 开发环境: ISE、Modelsim、Spartan6-xc6slx9 项目概况: 将上位机发送来的图片数据经过两个FIFO进行缓存,然后通过sobel算法把该图片的边沿区域找到,显示在显示器上。 项目描述: 通过MATLAB解析图像数据,添加帧头数据; 通过PC端上位机传输图像数据到FPGA端,经过帧解析模块提取有效图像数据信息; 经过3X3矩阵进行横向及纵向平面卷积运算,得出横向及纵向亮度差分近似值; 通过sobel模块处理卷积结果,经过阈值处理之后,输入RAM进行缓存; HDMI模块从RAM中读取数据在显示器上显示。 结构框图 效果描述 FPGA将上位机发来的数据缓存在两个FIFO钟,然后sobel算法模块调取FIFO内缓存的数据进行处理,将处理后的数据显示在显示器上,会看到显示器上面的图片为图片的边缘信息,Sobel是边缘处
2022-01-30 09:12:06 208KB fpga开发 Sobel FPGA 边沿检测
1
XILINX Spartan7_XC7S15 FPGA开发板硬件设计原理图,做为你的学习设计参考。
2022-01-30 09:11:41 107KB fpga开发 stm32 arm 嵌入式硬件
XILINX Spartan 6 FPGA用户数据手册设计导航等官方文档资料(33个),可做做为你的学习设计参考。
2022-01-30 09:11:40 49.41MB fpga开发 Spartan6用户数据手册
XILINX XC6SLX9-3TQG144C FPGA开发板PDF原理图,可以做为你的学习设计参考。
2022-01-30 09:11:38 2.11MB fpga开发 XC6SLX9