将 Xilinx BMG IP 核配置成一个真双端口的 RAM 并对其进行读写操作。 在PS端通过串口输入数据给BRAM,写操作完成后再把数据读回,在串口打印出来。在PL端把RAM中的数据读出,将其输送给其他模块进行功能选择配置。
2023-12-26 19:46:05 58.26MB fpga
1
有2个板子的资料。1份为orcad+allegro格式,1份为AD格式
2023-12-06 15:27:07 7.92MB zynq7020
1
Zynq-7000 SoC PCB Design Guide This guide provides information on PCB design for the Zynq®-7000 SoC, with a focus on strategies for making design decisions at the PCB and interface level.
2023-12-04 14:58:09 2.81MB xilinx
1
Vivado程序固化 bootloader文件 zynq-fsbl.elf
2023-11-19 17:54:29 58KB flash zynq
1
Xilinx Zynq-7000 嵌入式系统设计与实现 基于ARM Cortex-A9双核处理器和Vivado的设计方法_pdf清晰
2023-11-10 14:37:58 106.34MB
1
开发板PCB和原理图(源码),资料可以直接打板,实测大几千的开发板完全一样
2023-11-09 12:32:58 1.74MB
1
本文介绍了ZYNQ芯片的裸机编程方法,包括硬件平台的搭建、裸机程序的编写、调试和优化等方面。作者详细讲解了ZYNQ芯片的架构和寄存器的使用方法,并给出了多个实例,帮助读者深入理解ZYNQ芯片的裸机编程。本文适合有一定FPGA开发经验的工程师和学生学习。
2023-10-28 15:45:29 38.77MB fpga/cpld
1
基于ZYNQ的HLS 图像算法设计基础
2023-07-04 21:28:14 9.71MB zynq HLS
1
基于zynq7020的通过VDMA读取ov5640摄像头数据并显示的完整工程,本工程在正点原子的例程基础上进行了简化和优化,删除了非必要的模块,并添加了大量中文注释,增强了工程的可读性
2023-06-08 21:36:51 69.03MB zynq fpga vdma ov5640
1
Xilinx Zynq-7000嵌入式系统设计与实现:基于ARM Cortex-A9双核处理器和Vivado的设计方法
2023-05-17 23:09:07 106.34MB zynq FPGA
1