已经完成调试,在Quartus13.1上综合和仿真无误,波形正确。改了点复位和时钟gen的时钟触发沿。
2021-04-29 19:13:10 355KB verilog Quartus Modelsim
1
ALTERA FPGA IP FIFO 8bitX8 FIFO读写测试Verilog源码工程文件, FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module ip_fifo( input sys_clk , // 时钟信号 input sys_rst_n // 复位信号 ); //wire define wire wrreq ; // 写请求信号 wire [7:0] data ; // 写入FIFO的数据 wire wrempty ; // 写侧空信号 wire wrfull ; // 写侧满信号 wire wrusedw ; // 写侧FIFO中的数据量 wire rdreq ; // 读请求信号 wire [7:0] q ; // 从FIFO输出的数据 wire rdempty ; // 读侧空信号 wire rdfull ; // 读侧满信号 wire rdusedw ; // 读侧FIFO中的数据量 //***************************************************** //** main code //***************************************************** //例化FIFO模块 fifo u_fifo( .wrclk ( sys_clk ), // 写时钟 .wrreq ( wrreq ), // 写请求 .data ( data ), // 写入FIFO的数据 .wrempty ( wrempty ), // 写空信号 .wrfull ( wrfull ), // 写满信号 .wrusedw ( wrusedw ), // 写侧数据量 .rdclk ( sys_clk ), // 读时钟 .rdreq ( rdreq ), // 读请求 .q ( q ), // 从FIFO输出的数据 .rdempty ( rdempty ), // 读空信号 .rdfull ( rdfull ), // 读满信号 .rdusedw ( rdusedw ) // 读侧数据量 ); //例化写FIFO模块 fifo_wr u_fifo_wr( .clk (sys_clk ), // 写时钟 .rst_n (sys_rst_n), // 复位信号 .wrreq (wrreq ), // 写请求 .data (data ), // 写入FIFO的数据 .wrempty (wrempty ), // 写空信号 .wrfull (wrfull ) // 写满信号 ); //例化读FIFO模块 fifo_rd u_fifo_rd( .clk (sys_clk ), // 读时钟 .rst_n (sys_rst_n), // 复位信号 .rdreq (rdreq ), // 读请求 .data (q ), // 从FIFO输出的数据 .rdempty (rdempty ), // 读空信号 .rdfull (rdfull ) // 读满信号 ); endmodule
可以实现两个四位数相加的电路
2021-03-02 09:05:19 133KB fpga verilog quartus
1
83编码器逻辑电路程序
2021-03-02 09:05:19 3KB fpga verilog quartus
1
一段式状态机的流水灯电路程序,可以实现流水灯功能
2021-03-01 22:05:50 3.1MB fpga led verilog quartus
1
EPM240 CPLD UART串口通信 verilog Quartus ii 工程源码, 逻辑芯片为EPM240T100C5, quartus ii 10.1逻辑源码工程文件, verilog上电蜂鸣器响一声,3个LED灯闪烁,然后串口数据收发,串口波特率11520,1起始位8数据位1停止位,数据通信协议:发送55 F1 01 (DATA) FF 32路GPIO中的一路输出高,接收数据返回: AA AA BB CC DD 完整的quartus ii 10.1工程文件,可以做为你的设计参考。
6位数字时钟,verilog实现,方便移植,含闹钟设置,代码中闹钟部分以led闪烁表示,可修改,欢迎提问
2020-12-10 12:55:28 2.39MB 闹钟 时钟 verilog Quartus
1
16*16led文字移动显示,已上板实验,可修改为自己想要文字,移动速度方向等都可修改,如有问题欢迎提问。
2019-12-23 03:32:42 6.17MB verilog quartus 16*16led
1
自己写的代码,通过验收和后期的考试; 注释清楚,可扩展性强,方便的添加指令; cpu架构绝对一级棒。
2019-12-22 20:10:10 369KB cpu verilog quartus 东南大学
1
利用verilog HDL编写的模10计数器,使用DE0版,图文教程,绝对详细
2019-12-21 22:02:16 751KB 模10计数器 verilog quartus使用
1