用于 DE2-115 IS42S16320D 的 SDRAM 控制器 128mbytes --- 32M x 32bits DRAM Clk:133mhz Controller Clk:133mhz -150deg CAS:2 Burst:1 双通道(访问 DE2-115 上的两个芯片)
2023-02-26 02:53:17 4KB VHDL
1
Altera基于Avalon总线FPGA的SDRAM驱动
1
摘  要:本文为数字电视系统开发的需要实现了基于FPGA与SDRAM的数字信号采集系统。SDRAM可以提供大容量的存储空间。FPGA提供优秀的系统适应能力。该方案通过计算机并口实现FPGA与计算机的通信。关键词:FPGA;SDRAM;采集;数字电视 引言在数字电视系统的设计,开发与调试过程中通常需要对数字化的电视信号进行采集与分析。虽然使用逻辑分析仪可以部分实现此项要求,但是高性能的逻辑分析仪价格昂贵,而且存取深度不足限制了对于海量数字电视信号的分析能力。尽管采用图像采集卡也可以方便地采集到大量的模拟电视图像,但是图像采集卡通常只能保存有效图像内容,行场同步信号将被丢失。而且采集卡使用自身的A
1
一直以来,笔者都在烦恼“ SDRAM 是否应该成为储存类?” SDRAM 作为一 介储存资源(储存器),它的好处就是大容量空间,坏处则就是麻烦的控制规则,还有 中规中矩的沟通速率。 相比之下,片上内存无论是控制的难度,还是沟通的速率,它都远远领先 SDRAM。俗 语常说,愈是强力的资源愈是珍贵 ... 对此,片上内容的容量可谓是稀罕的程度。实验 二十二的要求非常单纯: ”请问如何建立基于 SDRAM 储存资源的 FIFO 存储模块呢?“,笔者问道。
2023-02-09 00:16:27 900KB SDRASM、 FIFO读写
1
 为了解决在一个屏幕上收看多个信号源的问题,对基于FPGA 技术的视频图像画面分割器进行了研究。研究的主要
特色在于构建了以FPGA 为核心器件的视频画面分割的硬件平台,首先,将DVI 视频信号,经视频解码芯片转换为数字
视频图像信号后送入异步FIFO 缓冲。然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一
定的规则存储到图像存储器。最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频
图像分割的功能,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,增加了系统的灵活性,适用于多种
不同领域。
1
DDR3 官方文档
2022-12-29 20:02:33 29.18MB DDR3 Datasheet
1
介绍了SDRAM工作原理及控制命令,中英文对照
2022-12-18 02:15:39 963KB SDRAM
1
verilog语言编写sdram控制器
2022-12-09 14:23:17 13KB fpga
1
方便自己看,把需要清晰的图片换成高清的了,不想花积分可以去地址http://diy.zol.com.cn/21/218965_all.html
2022-11-17 10:52:39 5.93MB 终极内存 sdram读写
1
DDR3 SDRAM Standard
2022-11-16 09:21:02 5.67MB ddr DDR3
1