4.3 外接耳机电路 这里 R4 和R5 为限幅电阻,防止外部音源幅度过大 (Vp-p 最大值为 3.0V),影响系统的稳定性, C1 和C2 为隔直电容,防止外部音源的直流电平影响到芯片内部的偏置 ;R2 和R3 预留电阻给大功放设 计用 4.4 主控电路 MP3 主控芯片外围简单可以不需要电阻电容照样可以工作
2021-10-27 15:46:45 1.43MB YX5200中文手册
1
fpga驱动器公理 此存储库包含与几个FPGA和MPSoC评估板配合使用的FPGA Drive FMC的示例设计。 要求 该项目专为Xilinx工具2020.2版(Vivado / Vitis / PetaLinux)设计。 如果您使用的是Xilinx工具的旧版本,请参考以找到与您的工具版本匹配的该存储库的版本。 为了在硬件上测试该设计,您将需要以下内容: 维瓦多2020.2 葡萄2020.2 PetaLinux工具2020.2 -用于连接PCIe SSD M.2 PCIe固态驱动器 以下列出的受支持的运营商之一 支持的载板 具有Zynq-7000 PCIe边缘-单SSD LPC连接器-单SSD Kintex-7 PCIe边缘-单SSD LPC连接器-单SSD HPC连接器-单个SSD Kintex Ultrascale LPC连接器-单SSD HPC连接器
2021-10-18 15:23:54 1.87MB Tcl
1
FMC标准接口说明,英文版 现在Xilinx、Alter等主流FPGA厂商大多使用FMC接口,其对应有很多FMC扩展子板
2021-10-14 09:51:45 1.8MB FMC标准接口
1
FPGA FMC 板卡ASP-134486-01,ASP-134488-01连接器Concept HDL原理图及PCB封装,Allegro 版本: 16.6 083。
2021-09-10 15:44:02 7.6MB FMC HPC ConceptHDL Allegro
1
This standard describes FMC IO modules and introduces an electro-mechanical standard that creates a low overhead protocol bridge. This is between the front panel IO, on the mezzanine module, and an FPGA processing device on the carrier card, which accepts the mezzanine module.
2021-09-03 14:25:25 1.11MB FMC VITA
1
ANSI\VITA 57.1_2008 /Revisions Under Consideration
2021-09-02 11:55:20 2.02MB ANSI\VITA 57.1
1
这是VITA57标准(FMC),这个标准主要是针对FPGA扩展。
2021-08-26 09:37:36 1.76MB VITA57 FMC
1
FMC子卡接口ASP-134486-01接口库:包含Altium Designer库和PADS库
2021-08-25 23:26:46 560KB Altium Designer PADS FMC
1
FMC封装,数据手册,已经验证使用过,能够正确使用,FMC封装,数据手册,已经验证使用过,能够正确使用。
2021-08-23 17:05:22 813KB FMC
1
本文档为中文版本,详细介绍了FMC的标准,描述了FMC IO模块,并介绍了一个机电标准,创建了一个低架空协议桥。
2021-07-16 11:24:46 3.83MB 中文版 FMC标准 VITA57.1
1