设计一个多路彩灯控制器,十六种彩灯能循环变化,有清零开关,可以变化彩灯闪动频率即是可以选择快慢两种节拍。
2022-01-07 17:28:46 2.31MB EDA 设计报告
1
完成设计与验证方案,经指导老师验收后进入模块电路设计 完成模块电路设计,进行代码输入,并完成代码的初步仿真
2022-01-06 12:37:02 186KB EDA
1
EDA设计,这是用quartus | 设计的,很成功的!
2021-12-30 09:09:38 594KB 日历、EDA设计、EDA
1
基于vhdl的出租车计费器eda设计 出租车行业得到空前发展
2021-12-29 00:12:50 1.81MB 出租车计费器
1
蓝桥杯EDA设计与开发项目.zip
2021-12-28 20:24:00 9.43MB
1
该设计使用vhdl语言,包含了具体的实验步骤及其完整的代码。
2021-12-14 22:32:16 47KB 电子琴设计
1
用Quartus软件设计基本数字时钟和Verilog HDL设计扩充功能的全过程
2021-12-14 11:42:43 1.32MB 数字时钟设计 EDA EDA设计时钟
1
VHDL 数字时钟源代码 具有较时功能,带秒表 分频,电子自动化设计练习
2021-12-12 13:55:05 4KB vhdl eda 数字时钟 较时
1
序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将回到初始状态重新开始检测。例6-27描述的电路完成对序列数"11100101"的。当这一串序列数高位在前(左移)串行进入检测器后,若此数与预置的密码数相同,则输出“A”,否则仍然输出“B”。
2021-12-11 20:48:59 13KB 状态机 脉冲 二进制码
1
EDA课程设计,有密码锁的设计,频率计的设计,还有智力抢答器的设计与分析
2021-12-09 19:11:24 1.97MB EDA 频率计
1