XC7K325T FreeRTOS 移植到 Xilinx 的 Microblaze(含教程和FPGA工程),有操作教程,FPGA源码(VIVADO2017.4打开),参考原理图,资料总共82.1MB。
2022-04-24 14:01:01 82.13MB FPGA开发 FreeRTOS MicroBlaze
1
MicroBlaze处理器原理
2022-04-18 16:34:43 1.6MB MicroBlaze
1
应用MicroBlaze软核作为CPU的硬件平台,在此平台上设计了基于AXI总线的通用实时时钟IP核。给出了创建IP核的过程和导入IP核的方法。介绍了实时时钟的IP核结构,给出了IP核的结构框图。介绍了实时时钟的原理,给出了实时时钟各个模块的核心代码。
2022-04-11 19:14:08 88KB AXI总线 MicroBlaze 实时时钟 文章
1
实现MicroBlaze最简单的应用——控制LED 软件平台:Win10专业版 64bit + Vivado2017.4 + SDK2017.4 硬件平台:Xilinx-KC705开发板
2022-04-06 19:25:19 28.25MB Xilinx MicroBlaze KC705 LED
1
描述如何在microblaze调试,支持板级调试,和仿真调试
2022-03-17 16:01:44 495KB xilinx microblaze mdm debug
1
ISE跟microblaze数据交互 有bram bram_ctrl的说明
2022-03-07 10:13:40 29KB bram bram_ctrl ise
1
基于MICROBLAZE的SPI设计流程
2022-03-03 11:18:08 19KB MICROBLAZE
1
MicroBlaze的配置向导提供如下功能: ---可一键配置的基于模板的配置对话框 ---MicroBlaze主要参数的评估:相对面积,频率,性能表现,评估是基于对话框中给定的参数。 ---配置流程的向导 ---所有配置选项的提示,用来理解各个选项的作用 ---使用Adaanced按钮,可以直接访问tabbed接口的所有选项。 MicroBlaze配置向导提供如下向导页: ---配置向导(Configuration Wizard):第一页,提供模板选择和一般设置。 ---一般设置(General):执行单元的选择,优化。 ---异常(Exceptions):异常功能的使能。(如果在第一页选中了该功能) ---调试(Debug):断点和查看点的数量。(如果在第一页选中了该功能) ---缓存(Cache):缓存设置。(如果在第一页选中了该功能) ---内存管理单元(MMU):MMU设置。(如果在第一页选中了该功能) ---总线(Buses):总线设置。最后一页,总是显示。 在配置向导的欢迎页中,左边显示的是当前设置的频率、面积和性能的相对评估值。 频率:这个值是用当前架构的最大值进行归一化取得相对值。表示当前设置能够达到的频率。(这个值可能会比实际的值超过30%,不要把这个估计值当做系统一定能达到的频率的保证。) 面积:这个值表示LUT数量,用当前架构的最大值进行归一化取得相对值。...(...5%...)
2022-02-28 16:37:58 25KB FPGA
1
黑金FPGASparten6开发板Microblaze和Verilog集合,适合新手学习,参考
2022-02-10 12:04:04 28.9MB 黑金Sparten6 Microblaze Verilog FPGA
1
经过验证的,IIC程序是通过AXI_IIC IP来访问EEPROM,自己开发的AXI_SPI_SD IP是通过SPI总线读写SD卡
2022-02-08 09:06:04 95.89MB xilinx vivado AXI_IIC EEPROM
1