图 7.11 噪声谱图的设定 图 7.12 噪声谱图 7.4 谐波失真的仿真设置 我们还可以用“PSS analysis”来仿真电路的“Harmonic Distortion”,即谐波失真。这时,“PSS analysis”的设置区别于震荡电路的设置,因为这时电路是有输入信号的。我们以图 7.13 中的全 差分运算放大器为例说明如何来仿真谐波失真。
2023-07-26 15:28:44 4.97MB cadence IC设计 教程
1
166MHz的SDRAM控制器,经过仿真和综合验证。该IP核是一种用于嵌入式系统的可定制化控制器,设计用于管理同步DRAM(SDRAM)芯片。具有灵活性,可实现高速数据传输,并且适用于不同类型的SDRAM。
2023-04-26 14:46:16 85.99MB Verilog 数字IC设计 SDRAM控制器
1
IC设计基础,简明全面的微电子类设计开发教程,
2023-04-23 14:40:33 6.06MB IC设计
1
个人在学习Verilog入门的时候 用的是夏奶奶的书 可遗憾的是直到读完了还是对可综合代码与不可综合代码理解不深 而当读完这本书觉得完全避免了这个困扰 所以强烈推荐刚学习Verilog和想学习Verilog的同学采用这本书作为参考 它让学习的时候更加贴近工程设计 是个不错的选择
2023-04-15 13:58:25 4MB Verilog IC设计 实例详解
1
模拟IC设计CSMC0.5工艺库
2023-04-10 13:59:00 28.85MB IC设计
1
candence virtuoso 模拟电路学习资料入门 西安交大基础实践教材 适合IC入门设计 模拟电路入门必备 集成电路学习基础资料 集成电路仿真资料 跟着走一遍可以很快上手实践
1
图 8.36 “cross”函数计算设定窗口 3) 在“cross”对话框中: “Signal”栏中填入的是需要处理的节点电压表达式。通过上述方法,该栏值将直 接从“Calculator”的缓存中获得。也可以按照 SKILL 语法规范输入其它的节点电 压表达式。 “Threshold Value”栏中填入的是阈值。 “Edge Number”栏中填入的是穿越特定形式波形边沿的次数。 “Edge Type”下拉菜单有以下选项: “rising”:上升沿。 “falling”:下降沿。 “either”:上升或下降沿。 4) 点击“OK”。完成对“cross”函数的设置。 5) 点击“ ”,输出电流的平均值。 8.5.4.6 “delay”函数 如图 8.37 所示,“delay”函数利用“cross”函数,计算两个表达式分别穿过特定值时的时间 差。
2023-03-26 14:54:14 4.97MB cadence IC设计 教程
1
微电子经典教材《微电子器件与IC设计基础》习题解答第六章
2023-03-23 20:58:15 2.18MB 微电子器件与IC设计基础_习题解6
1
P.E.Allen的Analog IC设计电子版,全部十章内容,Analog IC 三大bible之一,非常适合实际操作。
2023-03-06 14:37:47 9.84MB P.E.Allen
1
通过对光电转换电路的前置放大及主放大电路设计的详细分析研究,给出了电路放大、滤波、降噪等优化处理方法,实现了将有用信号从噪声中分离并输出的目的。对光电转换电路从原理设计到最终制板过程中影响其性能参数及稳定性的因素进行了深入的探讨,提出了对电路器件选择、排列、布线以及降噪等方法的选择标准和依据。
2023-03-02 10:38:31 114KB IC设计软件
1