基于FPGA高速图像数据的存储及显示设计.pdf
2022-09-15 08:20:27 852KB FPGA 硬件技术 硬件开发 参考文献
基于Kintex7和SPI Flash实现FPGA的多重加载.pdf
2022-08-26 22:01:32 233KB FPGA 硬件技术 硬件开发 参考文献
中国航天科工集团第二研究院内部关于FPGA硬件描述语言编程准则, 包括:规范性引用文件;术语和缩写;一般要求;基本编程准则;RTL编程准则等等 主要描述的是VHDL及verilog语言的应用; 目的在于:大家共同学习、探讨关于语言的标准应用,不涉及商业应用的版权及商业的纠纷;
2022-08-03 07:21:42 574KB 航天二院FPGA标准
1
基于FPGA的32位循环型除法器设计.pdf
2022-08-02 09:06:02 384KB FPGA 硬件技术 硬件开发 参考文献
openwifi:基于SDR(软件定义无线电)的Linux mac80211兼容全栈IEEE802.11/Wi-Fi设计。 介绍 该存储库包括硬件/FPGA 设计。与openwifi存储库(驱动程序和软件工具)一起使用。 Openwifi 代码具有双重许可证。AGPLv3是开源许可证。如需非开源和高级功能许可,请联系Filip.Louagie@UGent.be。Openwifi 项目还利用了一些 3rd 方模块。用户有责任根据用途/用途检查并遵守这些模块的许可证。您可以从 Analog Devices 找到有关此复合许可条件的示例说明。[如何贡献] . 预编译的 FPGA 文件: boards/ $BOARD_NAME /sdk/ 有 FPGA 位文件,ila .ltx 文件(如果 ila 插入)和其他初始化文件。 环境变量BOARD_NAME选项: zc706_fmcs2(赛灵思 ZC706 板+ FMCOMMS2/3/4) 等等等等 更多详情、使用方法,请下载后阅读README.md文件
2022-07-06 09:09:02 24.92MB verilog 设计
在有限域上的模算术运算中,乘法运算最基础且最耗时,因此为提高公钥密码体质的运算速度,设计出运算速度快、消耗时间少的模乘法器非常关键。该文设计出进位保留Barrett模乘法器,乘法部分利用进位保留乘法器,求模运算部分利用Barrett约减运算,用硬件描述语言进行FPGA设计与实现,避免了除法运算。对于192位的操作数,完成Barrett模乘需要约186个时钟周期,计算速率可以达到269.17 Mb/s。
1
FPGA的时钟输入都有专用引脚,通过这些专用引脚输入的时钟信号,在FPGA内部可以很容易的连接到全局时钟网络上。所谓的全局时钟网络,是FPGA内部专门用于走一些有高扇出、低时延要求的信号,这样的资源相对有限,但是非常实用。
2022-07-04 23:33:11 66KB FPGA 硬件设计 EDA软件 文章
1
基于FPGA的GMSK调制器的设计实现.pdf
2022-06-23 17:35:26 583KB FPGA 硬件技术 硬件开发 参考文献
FPGA硬件实验二功能可调综合计时器设计实验设计管脚设置
2022-05-06 20:08:40 2KB fpga开发
1
非常好的Verilog硬件描述语言简明学习教程,适合新手入门学习,快速上手FPGA开发。
2022-05-06 15:06:48 604KB Verilog教程 FPGA 硬件描述语言
1