第十三章 本地总线控制器 13.113.113.1 13.1 引言 图13-1是LBC的功能框图,它支持三种接口:GPCM,UPM和SDRAM控制器。 图13-1 本地总线控制器框图 13.1.113.1.113.1.1 13.1.1 概述 LBC的主要组成是它的存储控制器,存储控制器可以为许多类型的存储设备和外围设备 提供一个无缝的接口。存储控制器负责控制8个bank,高性能SDRAM machine,一个GPCM 和多达3个UPM共享这8个bank。它为SDRAM,SRAM,EPROM,flash EPROM,burstable RAM,regular DRAM,扩展数据输出DRAM设备和其他外围设备提供一个最小粘合的逻辑 接口。外部地址锁存信号允许地址信号和数据信号的复用,以减少设备信号数量。 LBC还包括许多数据检查和保护特性,如数据奇偶校验、写保护和总线监控等,以保证 每个总线周期在用户指定的时间内完成。 13.1.213.1.213.1.2 13.1.2 特性 略。详见章节1.2.1,“关键特性”。 13.1.313.1.313.1.3 13.1.3 操作模式 LBC为本地总线提供一个GPCM,一个SDRAM机器和三个UPM操作模式,对于8个banks (片选)中有几个能够使用何种操纵模式并不限制。当存储事务被发送到LBC,则该事物的 存储地址与每个bank(片选)的地址信息进行比较,分配到相应bank上的机器(GPCM, SDRAM或者UPM)将拥有外部信号,对访问进行控制直到事务结束。所以,GPCM,SDRAM 或者UPM模式下的LBC,在事务处理期间的任意时刻仅仅只有一个有效的片选。
2021-11-13 22:02:15 9.93MB mpc8548E
1
时序约束是fpga设计中最基本也是最重要的步骤之一,也是难点之一。
2021-09-20 21:22:59 7.49MB fpga 时序约束
1
FPGA时序约束方法,时钟产生和分发设计指南(中文版) 完美时序
2021-07-16 18:12:21 1.66MB FPGA
1
内含XILINX关于时序约束的官网文档(英文),以及两份时序约束经典透彻中文教程。
2021-04-03 18:00:42 3.66MB FPGA 时序约束
1
QuartusII时序约束方法,Quartus II 系列资料,包括常用的sdc命令和约束的方法
2019-12-21 22:25:38 30.09MB sdc fpga 时序 约束
1
FPGA设计经典时序约束培训,个人已读,收货颇多,强烈建议从事逻辑开发工作或者学生学习!
2019-12-21 22:21:41 9.95MB FPGA 时序约束 逻辑开发
1