1.时钟输入采用实验箱的1Hz信号(在电源开关下面),分别测试两片74x161的逻辑功能。由于数码管不能显示A-F,所以用LED灯显示计数器的输出状态。 2.将两片74x161进行级联,实现模256计数器,用LED灯显示计数器的输出状态。 3.用两片74x161分别实现模6和模10计数器,用数码管显示计数器的输出状态。再将两片74x161进行级联,实现模60计数器,用数码管显示计数器的输出状态。 4.拓展题:任选一个设计下列十进制计数器:模24、模28、模29、模30、模31、模100。
2023-11-23 15:24:17 1.5MB verilog fpga 数字逻辑
1
数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。 1.组合逻辑概念组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关,不涉及对信号跳变沿的处理,无存储电路,也没有反馈电路。通常可以通过真值表的形式表达出来。 2.组合逻辑的Verilog HDL 描述根据组合逻辑的电路行为,可以得到两种常用的RTL 级描述方式。第一种是always 模块的触发事件为电平敏感信号列表;第二种就是用assign 关键字描述的数据流赋值语句。 (1)always 模块的敏感表为电平敏感信号的电路always模块的敏感列表为所有判断条件信号和输入信号,但一定要注意敏感列表的完整性。在always 模块中可以使用if、case 和for 等各种RTL 关键字结构。由于赋值语句有阻塞赋值和非阻塞赋值两类,建议读者使用阻塞赋值语句“=”。always 模块中的信号必须定义为reg 型,不过最终的实现结果中并没有寄存器。这是由于在组合逻辑电路描述中,将信号定义为reg型,只是为了满足语法要求。 (
2023-09-11 09:14:49 137KB FPGA 组合逻辑 时序逻辑 区别
1
DG储能选址定容模型matlab 程序采用改进粒子群算法,考虑时序性得到分布式和储能的选址定容模型,程序运行可靠
2023-08-30 13:01:18 45KB matlab 算法 分布式
1
包含有FPGA的基本教程,还包含有主流的两家FPGA厂商的IDE使用教程。 压缩包内包含有五个文件:《FPGA高级时序综合教程》《FPGA那些事儿--TimeQuest静态时序分析REV7.0》《FPGA时序约束方法》《ise教程》《qts_qii5v3》
2023-07-06 11:57:46 20.58MB FPGA
1
GitHub图片打不开太慢了
2023-06-30 11:23:13 794KB Spring5 图片 spring 资源
1
DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
2023-06-26 09:53:52 2.08MB DDR2 SDRAM
1
主要讲解DDR2 的一些操作方法,大家可以下载来看看,很不错的
2023-06-26 09:52:03 2.54MB DDR2 SDRAM
1
Hart总线协议简介,是底层开发者必备材料,尤其是采用FPGA实现该协议数据传输。
2023-05-17 18:35:57 161KB 时序分析
1
用verilog语言实现一个简单的spi时序逻辑,代码风格简洁规范。
2023-04-09 12:31:04 6KB spi verilog
1