SSI208P,主要应用于同步串行接口(SSI)光电编码器高速数据采集系统的板级开发。SSI208P模块将同步串行接口数据转换成并行接口数据,内部集成了SSI同步时钟发生器、脉冲计数器、数据串并转换、接口控制逻辑、输出控制以及收发驱动器(TTL-RS422电平转换)等功能单元,用户无须了解SSI数据格式,该模块自动将SSI数据转换成8位并行数据,简化了SSI编码器与DSP、单片机、PC104等控制器的接口。
2021-08-26 18:58:53 68KB SSI
1
为了满足精密设备监测过程中对数据采集的精确性、实时性和同步性的严格要求,设计了一种基于FPGA的多通道实时同步高速数据采集系统。本系统采用Xilinx公司的Spartan6系列的FPGA作为核心控制器件,实现了数据采集控制、数据缓存、数据处理、数据存储、数据传输和同步时钟控制等功能。经测试验证,该方案具有精度高、速率快、可靠性好、实时性强、成本低等特点。
2021-08-24 16:09:35 824KB FPGA
1
行业分类-物理装置-基于片上网络的高速数据采集系统的时钟同步系统及方法.zip
利用DriverStudio、DDK以及VC6.0联合开发工具,采用基于对象的C++语言,实现了 PCIE总线设备的WDM式驱动程序和应用程序即上位机的开发,以及上位机界面的数据速率显示功能。在Windows XP系统下,驱动程序能够稳定运行。通过实际的检验,数据采集系统的读、写速率可以达到1.3?1.5GB/S,较之其他的一些系统实现了较高的数据传输速率,但是仍有改进的空间。本课题的研究需要对Windows系统下驱动程序的模型以及驱动程序的结构组成有较为深入的了解,在本文中,PICE的驱动程序为DM式驱动程序,需要对WDM式驱动程序模型的特点有较全面的了解;同时需要熟悉应用程序与动程序进行通信的过程,熟悉应用程序界面的设计代码,熟悉如何使用面向对 象的C++语言来设计上位机界面中的各按钮,并将其与硬件设备的操作相对应。高速数据釆集系统将硬件A/D采集来的数据经过PCIE总线传输给应用程序的上位机,上位机通过计算显示数据的采集速率
2021-07-15 15:28:26 7.27MB PCIe 驱动 上位机 调试
1
基于FPGA的高速数据采集系统设计.pdf
2021-07-13 19:04:32 498KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA和ADS830的激光干涉信号高速数据采集系统的设计.pdf
2021-07-13 16:00:24 222KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA的多通道高速数据采集系统 (1).pdf
2021-07-13 15:13:04 563KB FPGA 硬件技术 硬件开发 参考文献
为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统。方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能。系统采用Verilog HDL语言,通过ISE软件编程控制多个AD7356同时进行数据采集,将采集所得数据存入双口RAM,控制CY7C68013A将数据通过USB总线上传到PC机。
2021-07-12 21:31:20 260KB USB FPGA 高速数据采集 CY7C68013A
1
介绍了一种高速双路数据采集系统,采用全TTL设计,采样率为100MSPS。系统具有电源种类少、功 耗小、电路设计和调试简单等特点,并对系统进行了动态测试,结果表明,系统的有效采样位数达到7位以上,在数 据学微处理领域有实际推广应用的价值。
1
5Gsps高速数据采集系统的设计与实现.pdf
2021-06-18 14:05:41 232KB 5G
1