使用该软件可以方便的读取国网标准通讯协议1997、2007的表地址,当前正向、反向有功用总电能等参数。
2022-01-06 09:03:17 22.55MB 国网表测试软件
1
vivado2017.4进行网表封装,包含IP核封装方法,测试可用
2021-12-27 23:17:31 905KB FPGA vivado网表
1
适用于vivado2017.4以上版本,在Vivado TCL命令窗口中可以通过调用write_edif命令将用户自定义模块封装成.edf网表文件(类似ISE里的.ngc文件),但按照官方给出的参考用法生成的网表文件对自定义模块有种种限制,即待封装的模块不能含有Xilinx IP(少部分IP可以包含,如RAM IP、FIFO IP等),如DSP IP、MIG IP等,否则在编译时将报错,提示有未定义的黑盒。那么如何将包含XIlinx IP的用户模块封装成网表文件,下面将给出详细教程
2021-12-20 20:36:32 906KB vivado
1
将Candence中RC的顶层的.V文件转换为SPI文件,可执行LVS等比对操作
2021-12-19 14:20:44 27KB verilog网表转换成spice网表
1
不同软件之间的网表互转,支持ALLEGRO PADS PROTEL之间的网表互转。软件不需要安装,直接运行即可。
2021-11-23 21:48:05 10KB pads allegro protel 网表转换
1
此应用程序从ISCAS89网表计算组合SCOAP和顺序SCOAP参数(CC0,CC1,CO,SC0,SC1,SO)和可测性指标参数。 它还执行PODEM算法,以针对单个卡在0或1故障处的网络来检查网络的可测试性。
2021-11-01 16:00:30 2.49MB 开源软件
1
此函数为 'ngspice' 提供了一个包装器,从而可以更轻松地在 MATLAB 中使用该软件。 ngspice 是一个开源电子电路模拟器,基于集成电路重点仿真程序 (SPICE)。 它使用“网表”来描述电路的布局,该电路以输入文本文件的形式提供。 模拟生成一个输出文件(称为“原始文件”),其中包含许多变量,包括电路中各个点的电压和电流。 此函数将原始文件导入 MATLAB,从而可以更轻松地分析和绘制数据。 为了使用此功能,必须在计算机上安装ngspice软件。
2021-10-31 19:14:43 3KB matlab
1
详细阐述了使用orcad软件生成allegro需要的netlist的设置、步骤和方法,对于初学者来说,是入门学习的基础。
2021-10-22 10:17:34 834KB orcad 导出网络表
1
MNA-MAT:一个易于使用的MATLAB工具,用于SPICE网表仿真
2021-10-09 16:27:19 78KB simulation matlab circuit mna
1
教你如何使用HSPICE,让你更加懂得HSPICE的奥妙
2021-09-24 22:11:21 117KB hspice
1