集成电路设计课件:CMOS组合逻辑门的设计:低功耗.ppt
2022-06-30 18:09:13 3.09MB 集成电路设计
数字逻辑电路课程课件:第4章 常用组合逻辑功能器件.ppt
2022-06-28 15:00:41 2.82MB 互联网
实验目的 1.掌握 proteus 软件仿真调试的方法,并用之设计相关门电路; 2.熟悉编码器、译码器、数据选择器等组合逻辑功能模块的功能与使 用方法; 3.掌握用 MSI 设计的组合逻辑电路的方法。
2022-06-26 18:37:53 3.36MB proteus
1
实现桶形移位器组合逻辑,要实现的功能如下: 输入为32位二进制向量,根据方向和位移值输出循环移位后的32位结果。例如: 输入向量00011000101000000000000000000000,方向左,位移值10,输出向量10000000000000000000000001100010; 输入向量00000000111111110000000000000011,方向右,位移植20,输出向量11110000000000000011000000001111. 顶层模块名为bsh_32,输入输出功能定义: 名称 方向 位宽 描述 data_in I 32 输入数据 dir I 1 位移方向 0:循环左移 1:循环右移 sh I 5 位移值,取值0~31 data_out O 32 输出数据 设计要求: Verilog实现代码可综合,逻辑延迟越小越好,给出综合以及仿真结果。
2022-06-20 19:00:50 2KB 桶形移位器组合逻辑 verilog
1
计算机系统:第20章 门电路和组合逻辑电路.ppt
2022-06-20 18:01:07 10.1MB 计算机系统
《数字电子技术基础》(第五版)教学课件:第4章 组合逻辑电路.ppt
2022-06-18 17:00:17 5.4MB 计算机 互联网 文档
数字电路与逻辑设计课件:第二章 组合逻辑电路.ppt
2022-06-17 09:01:08 1.21MB 计算机 互联网 文档
数字电路与逻辑设计课件:第三章 常用组合逻辑电路及MSI组合电路模块的应用.ppt
2022-06-17 09:01:05 3.34MB 计算机 互联网 文档
数字电路与逻辑设计课件:第三章 part4常用组合逻辑模块.ppt
2022-06-17 09:01:04 417KB 计算机 互联网 文档