一种非规则TFT-LCD的设计及其时序控制的FPGA实现.pdf
2021-07-13 16:00:49 557KB FPGA 硬件技术 硬件开发 参考文献
该课程设计研究的是:具有多种功能的八路抢答器。分别由四个模块组成:计分模块,抢答模块,倒计时模块和报警模块组成。计分模块由十进制计数器74LS192组成一个简单的计数器,再通过74LS48驱动共阴数码管显示所得分数;抢答模块由优先级编码器74LS148和74LS279组成一个八路抢答电路,另有数码管显示哪路优先抢到;倒计时模块由两篇74LS192组成一个可以置数的递减计数器,经74LS48驱动共阴数码管显示数字;报警模块由555芯片组成的施密特电路产生一个脉冲,经LM386放大驱动扬声器发出报警。
1
一个基于FPGA的PCI数据采集程序,包括SDRAM控制,PCI9054时序控制,开发语言verilog,开发环境quartus
1
使用直接测频法设计了一种简易的数显频率计,用于测量常见的正弦波、方波、三角波信号。该数显频率计主要包括时间信号电路、计数显示电路和时序控制电路,并进行了层次化的设计优化。时间信号电路完成输入信号与时钟信号的与运算,并把与运算后的脉冲传递给计数显示电路。计数显示电路完成频率计的频率计数以及显示功能。时序控制电路实现当上升沿或下降沿来临时触发脉冲的功能。在Multisim 11.0软件环境下进行总体电路的设计及调试,仿真结果表明数显频率计实现了正常的测量功能,满足设计要求。
1
项目使用,完全正确
2021-04-14 20:04:56 3KB verilog fpga