实现了一个脉冲超宽带、高速、短距离无线通信组网工程的MAC缓存设计,使用片外SDRAM与MAC芯片电路中优先级最高的FIFO进行数据交互,并在SMIC 0.18 μm CMOS工艺下进行了流片。测试结果证明其在125 MHz下能正常工作。
2023-04-02 15:31:43 294KB Mac 缓存 SDRAM控制 FIFO
1
在KEIL 4下调试通过,串口发送和接收都是用的中断,分别带64字节缓冲
2023-03-29 11:01:51 38KB FIFO
1
系统描述了同步FIFO硬件实现过程,采用Verilog硬件描述语言实现
2023-03-20 16:34:09 1.89MB 同步FIFO
1
基于1.44寸tft屏幕显示ov7670画面,看个亮
2023-03-10 09:19:00 3.5MB ov7670
1
串口的接收模块包括接收缓冲寄存器和移位寄存器。接收的数据进入移位寄存器后经移位处理并行传入缓冲寄存器,事实上,UART的FIFO是一个硬件环形的缓冲队列,物理上不可寻址,不可见,仅U0RBR这个FIFO出口可见。
2023-03-09 16:04:32 54KB 串口 FIFO 串口中断 文章
1
TIA博途中通用函数库指令FIFO先入先出的具体使用方法
2023-03-06 00:55:22 3.09MB TIA博途 通用函数库指令 FIFO 先入先出
异步时钟FIFO,配套的流程图在我主页的博客里面,配套进行理解,我的博客是“我是大马猴“https://blog.csdn.net/weiyunguan8611/article/details/89812210。欢迎各位铁汁来讨论。
2023-03-04 09:24:16 97KB verilo FIFO
1
STM32H750 8路串口例子,每路收发都带有独立的FIFO,适合方案验证和工程应用,希望对大家有帮助
2023-02-27 19:23:07 12.27MB STM32H750 串口 FIFO 源码
1
异步fifo乒乓操作工程文件
2023-02-22 19:46:52 17.82MB fpga verilog 乒乓操作
1
一直以来,笔者都在烦恼“ SDRAM 是否应该成为储存类?” SDRAM 作为一 介储存资源(储存器),它的好处就是大容量空间,坏处则就是麻烦的控制规则,还有 中规中矩的沟通速率。 相比之下,片上内存无论是控制的难度,还是沟通的速率,它都远远领先 SDRAM。俗 语常说,愈是强力的资源愈是珍贵 ... 对此,片上内容的容量可谓是稀罕的程度。实验 二十二的要求非常单纯: ”请问如何建立基于 SDRAM 储存资源的 FIFO 存储模块呢?“,笔者问道。
2023-02-09 00:16:27 900KB SDRASM、 FIFO读写
1