基于EDA技术设计4位十进制数字频率计的系统方案基于EDA技术设计4位十进制数字频率计的系统方案
1
这是基于quartus2的关于数字频率计的设计,是各个模块各个模块写的,多经过调试了。如若有错,请大家指正。谢谢!
2022-10-25 14:33:10 3KB 频率计
1
设计一种以单片机AT89C51为核心的数字频率计,介绍了单片机、数字译码和显示单元的组成及工作原理。测量时,将被测输入信号送给单片机,通过程序控制计数,结果送译码器74- LS145与移位寄存器74LS164,驱动LED数码管显示频率值。通过测量结果对比,分析了测量误差的来源,提出了减小误差应采取的措施。频率计具有电路结构简单、成本低、测量方便、精度较高等特点,适合测量低频信号。
2022-10-17 08:32:38 590KB 单片机、数字译码 译码器74- LS145
1
该频率计的测频范围0Hz~999Hz,测量的电压范围为0~7mV,本电路结构简单,成本低廉,对于提高动手能力加强对理论知识的灵活运用具有很大的帮助。
2022-10-06 18:00:38 159KB 频率计
1
本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良好,测量精度较高,并能够对错误的操作以及量程溢出情况进行报警显示。
2022-07-27 19:54:01 463KB 多档位 数字频率计
1
根据全国大学生电子设计竞赛题目《简易数字频率计》的要求设计,测量范围0-1Mhz ,测量精度满足题目中要求, 所用开发板为 xilinx spartan 3ES。具体设计过程可以参考博客 。http://blog.csdn.net/li200503028
2022-07-12 16:13:16 1.31MB 频率计 FPGA verilog
1
2015全国大学生电子设计大赛F题一等奖--数字频率计-配套程序。 基于黑金最小系统板开发,Cyclone IV EP4C15F17C8N,程序下载烧录后,即可运行 配套报告:http://download.csdn.net/download/u012349847/9092539
1
数字逻辑电路 《数字频率计电路制作与测试》.doc 学习资料 复习资料 教学资源
2022-07-07 09:06:18 55KB 计算机
数字逻辑电路 《数字频率计电路设计》.doc 学习资料 复习资料 教学资源
2022-07-07 09:06:17 80KB 计算机
用VHDL语言设计实现基于FPGA的数字频率计.doc
2022-06-19 16:00:18 1.62MB 互联网