8GS_s_14bit_RF_DAC中数字上变频器的ASIC实现_汪旭兴.pdf 基于高速采样的实时DDC架构技术_吴晓晔.pdf 基于FPGA的磁共振接收机数字下变频设计_赵超.pdf 数字变频链路中多采样率滤波器研究_刘晟.pdf 数字中频实现技术研究_尹未秋.caj An Economical TDM Design of Multichannel Digital DownConverter.caj Compressed sensi_省略_eband ISAR radar_HOU QingKai.pdf DUC的FPGA实现及在EDGE_QAM中的应用_王涛.pdf farley2018.pdf hatai2015.pdf motta2019.pdf New method to im_省略_ in radar system_.pdf
2021-10-08 21:15:55 11.51MB DDC DUC 数字上变频
1
基于MATLAB的数字下变频器的设计与仿真应用 数字下变频的主要功能包括三个方面:第一是变频,数字混频器将数字中频信号和数控振荡器(Numerical Control Oscil- lator- - NCO)产生的正交本振信号相乘,生成 I/Q 两路混频信号,将感兴趣的信号下变频至零中频;第二是低通滤波,滤除带外信号,提取有用信号;第三是采样速率转换,降低采样速率,以利于后续信号处理,大抽取因子范围提供了可设计成宽带或窄带数字信道的能力,并且提供了高的处理增益[2]。
2021-09-17 20:27:37 2KB MATLAB 数字下变频
1
硕士学位论文:基于FPGA的宽带数字下变频的实现
2021-09-16 16:59:05 2MB FPGA 宽带 数字下变频
1
GPS的导航电文(50 Hz)先是由伪随机码(1.023 MHz)进行扩频,再对1 575.42 MHz的载波进行二 进制移相键控(BPSK)调制.对于高达1 575.42 MHz的载波信号,接收机不可能直接对其处理,因此必 须进行下变频.由于载波频率与扩频码的频率相差太大,因此GPS接收机一般采用多级下变频的超外差 结构[1]完成信号的下变频.这种方法结构复杂,所需器件多,且所需的模拟器件功耗远高于数字器件.与 之相比,数字器件有着更高的集成工艺,更低的功耗和更低的成本.因此数字下变频较模拟混频方法具有 体积、成本和功耗上的巨大优势.数字下变频方法是将较高频率的经A/D转换的信号,利用算法如数字 混频和梳状滤波[2,3]、重抽样算法[4,5]完成信号的下变频.当然数字下变频不可能直接处理1 575.42 MHz 的载波,本文提出的算法是在经过一级模拟下变频基础上,用压缩抽取的方法完成数字化的中频信号的下 变频,较之数字混频的方法需要更少的运算量,只用加法即可完成,节省时间开销和CPU占用开销.
2021-09-11 11:07:13 157KB BPSK
1
行业分类-电信-一种宽带中频信号数字下变频方法.rar
带通采样仿真,产生非对称的雷达中频宽带信号,进行带通采样、数字下变频、滤波后的IQ频谱,
1
数字下变频的FPGA实现,ddc cic hb fir 混频 NCO
2021-08-15 16:33:41 294KB 数字下变频 FPGA实现
1
赛灵思给出的LTE中数字上下变频CFR和DPD解决方案-Xilinx-LTE-DUC-DDC-PC-CFR-and-DPD
2021-07-15 11:31:26 933KB Xilinx LTE DDC 数字上下变频
1
数字下变频的设计及其在FPGA中的实现.pdf
2021-07-13 19:04:23 202KB FPGA 硬件技术 硬件开发 参考文献
一种基于FPGA的数字下变频设计.pdf
2021-07-13 19:04:03 215KB FPGA 硬件技术 硬件开发 参考文献