六路抢答器 实现抢答报警 违规处理的实现
2021-12-15 19:38:24 664B 抢答器
1
基于 VHDL 语言设计数字频率计 较详细的讲述用VHDL语言设计数字频率计的过程,对初学者很有用!!!!!!!!!!!!!!!1
2021-12-15 14:26:01 470KB vhdl 数字 频率计
1
:传统的交通灯控制器多数由单片机或PLC来实现,文中介绍了基于VHDL硬件描述语言进行交通灯控制 器设计的一般思路和方法。选择XIL INX公司低功耗、低成本、高性能的FPGA芯片,采用ISE5. X和MODELSIM SE 6. 0开发工具进行了程序的编译和功能仿真。最后给出了交通灯控制器的部分VHDL源程序和仿真结果,仿 真结果表明该系统的设计方案正确。 ~~~~~~~~~~~~~~~~~~~~~· 非常详细的设计过程,仿真图,设计思路,代码
2021-12-05 23:23:40 446KB VHDL,交通灯控制器
1
这是vhdl语言编写的数字钟的实现,使用的是altera cyclone4的芯片,简单易懂
2021-12-03 17:25:28 1.78MB vhdl fpga 数字钟
1
基于VHDL语言的汽车尾灯设计程序。汽车有左转、右转、直行、刹车四个状态,不同状态尾灯的亮灭情况不同。适用于数电课程设计实验及VHDL初学。
2021-11-28 23:37:53 160KB vhdl 数字电路与逻辑设计 quartusii
1
共6个尾灯,汽车正常行驶时,6个灯全灭; 左转时,左边3个灯从右到左依次亮灭; 右转时,右边3个灯从左到右依次亮灭; 刹车时,车灯全亮;故障时,全部闪烁。
2021-11-28 23:22:43 49KB 汽车 尾灯
1
八位比较器基于VHDL语言 八位比较器基于VHDL语言
2021-11-18 16:18:53 123KB 八位比较器基于VHDL语言
1
八选一数据选择器基于VHDL语言编写 八选一数据选择器基于VHDL语言编写
1
本文提出了一种基于VHDL 语言的浮点乘法器的硬件实现方法, 就是用VHDL 语言描述设计文件, 用 FPGA 实现浮点乘法, 并在Maxplus2 上进行了模拟仿真, 得到了很好的结果. 该浮点乘法可以实现任意位的乘 法运算.
2021-11-17 06:53:39 177KB 浮点乘法器 VHDL
1
基于VHDL语言的交通信号灯的设计,里面有完整的文档
2021-11-07 20:28:07 529KB VHDL 交通信号灯的设计
1