单周期CPU设计全过程: 组成原理实验课,包含十六条指令实现,完整的代码以及详细的实验报告,是本人实验课的作业。用verilog HDL语言或者VHDL语言来编写,实现单周期CPU的设计。 用Verilog HDL语言编写MIPS32单周期CPU程序 (1)理解MIPS常用的指令系统并掌握单周期CPU的工作原理与逻辑功能实现。 (2)通过对单周期CPU的运行状况进行观察和分析,进一步加深理解。
1
单周期CPU设计实验我们首先设计一个硬布线控制器,利用硬布线控制器的设计原理,来实现一个支持24条指令的MIPS单周期CPU。利用在运算器实验和存储系统实验中构建的运算器、寄存器文件、存储系统等部件以及Logisim其他功能部件,来构建一个32位MIPS CPU单周期数据通路。
1
ZJU计算机组成课程作业,内含各部件代码,支持18条指令,包括slt,lui,slr,sll,jr,jal等指令。
2021-05-21 18:17:39 9.72MB 计算机组成
1
使用logisim布线完成的MIPS单周期CPU,可支持28条指令。跑马灯的代码已经装入了寄存器,可以直接开启时钟运行。
2021-05-13 09:04:28 1005KB MIPS logisim
内含CPU所有Verilog源码、论文详细解析,作业成绩为优秀 所有代码和论文皆为原创,严禁二次转载!
单周期CPU设计的文件,语言verilog,打开之后,可以用vivado直接跑,思路是正确的,具体的指令需要根据要求做小幅度调整
2020-01-03 11:32:46 1.31MB verilog CPU vivado
1
组成原理实验课,包含十六条指令实现,完整的代码以及详细的实验报告,是本人实验课的作业
1
内含内个子模块的详细代码 还有仿真程序 都是运行通过的
2019-12-21 21:11:35 7KB 单周期 CPU
1
中山大学计组实验单周期CPU设计实验报告及项目代码
2019-12-21 21:06:43 2.73MB 计组实验
1
单周期的整个项目,在电脑上安装vivado即可添加项目,我个人使用的是15版的。另外需要看波形图的,点击仿真,调节相关参数即可
2019-12-21 20:45:45 655KB CP verilog single computer
1