关于通信原理的课程设计,是数字锁相环和位同步的课程设计。需要的可以看下。
2021-11-16 17:20:24 115KB 通信原理课程设计
1
Gardner算法实现结构讲解,对各个部分有比较清晰的讨论
2021-11-09 18:21:19 1.12MB Gardner
1
比特同步与帧同步的区别,这二个初学者容搞混,希望有用,
2021-10-25 17:10:30 61KB 位同步
1
引言   在数字通信系统中,同步技术是非常重要的,而位同步是基本的同步。位同步时钟信号不仅用于监测输入码元信号,确保收发同步,而且在获取祯同步、群同步及对接收的数字码元进行各种处理的过程中,也为系统提供了一个基准的同步时钟。   随着可编程器件容量的增加,设计师倾向于把位同步电路设计在CPLD/FPGA芯片内部。因此,本文采用Quartus II软件设计了一种新型的位同步提取电路,对电路进行了仿真试验,并使用Altera的Cyclone II系列FPGA芯片EP2C5予以实现。   在CPLD/FPGA上实现位同步,简单直接的办法就是利用FPGA的片上锁相环。但这种锁相环要求的输入时钟
1
行业分类-电信-宽带接收信号位同步锁定的判决方法.rar
通信原理课程设计,结合位同步的知识,建立模型实现位同步信号提取,并结合FGGA与VHDL语言,实现建模与仿真
2021-06-29 17:30:43 4.81MB 通原课设
1
在数字通信中,除了获取相干载波的载波同步外,位同步的提取是更为重要的一个环节。一般的位同步电路大多采用标准逻辑器件按传统数字系统设计方法构成,具有功耗大,可靠性低的缺点。用FPGA设计电路具有很高的灵活性和可靠性,可以提高集成度和设计速度,增强系统的整体性能。
2021-06-17 17:26:30 103KB FPGA
1
HDB3码中提取位同步信号的原理 信源代码中的“1”码相对应的AMI码及HDB3码 2DPSK信号的相位变化与绝对码的关系以及2DPSK信号的相位变化与相对码的关系 绝对码至相对码的变换规律、相对码至绝对码的变换规律
1
为了能在GPS接收端获取正确导航电文,研究了GPS接收机位同步、帧同步的基本原理和实现方式。提出一种采用FPGA来实现位同步、帧同步系统的设计方案。使用Xilinx开发软件,通过Verilog代码完成对位同步、帧同步的设计并在硬件平台上进行调试。通过Chip Scope和逻辑分析仪进行验证,结果表明该设计方案正确可靠,满足设计要求。
2021-05-25 22:42:26 1.11MB GPS接收机; 位同步; 帧同步; FPGA
1