详细介绍了等精度测量的原理,并给出等精度测量的思想在FPGA上实现的方法。测试结果表明该等精度测量方案误差非常小,在测量范围内误差恒定。该设计方案对测量频率实现设计具有一定的借鉴。
2021-06-25 09:02:18 351KB 等精度频率计 等精度测量 FPGA 文章
1
直接运行 值得拥有 msp430 用12864 显示
2021-06-23 21:31:58 537KB msp430 精确的频率计
1
数电实验
2021-06-22 20:01:12 1.4MB 简易频率计
1
基于Altera FPGA的频率计源程序
2021-06-20 16:28:20 451KB Altera FPGA 频率计 源程序
1
使用直接测频法设计了一种简易的数显频率计,用于测量常见的正弦波、方波、三角波信号。该数显频率计主要包括时间信号电路、计数显示电路和时序控制电路,并进行了层次化的设计优化。时间信号电路完成输入信号与时钟信号的与运算,并把与运算后的脉冲传递给计数显示电路。计数显示电路完成频率计的频率计数以及显示功能。时序控制电路实现当上升沿或下降沿来临时触发脉冲的功能。在Multisim 11.0软件环境下进行总体电路的设计及调试,仿真结果表明数显频率计实现了正常的测量功能,满足设计要求。
1
原创声明:该设计来自合肥工业大学成员设计,设计资料仅供参考,不可用于商业用途。 数字频率计电路功能概述: 本设计采用TMS320F2812 DSP 芯片,制作了一台简易数字频率计。本设计综合了传统的多周期测量和等精度测量方法,实现了对被测信号频率、周期、脉宽和占空比宽范围、高精度的测量。提出了一种在无需任何外部硬件控制情况下,利用DSP 2812丰富的软件资源实现等精度测量的一种方法。它根据每个门闸时间内高频标准脉冲的个数与已知被测信号的个数,求得被测信号频率,最后再通过多次测量取平均值的方法得到最终结果。系统测试结果表明我们的设计是可行的。 硬件设计: 数字频率计系统硬件设计由四部分组成:整形电路、DSP选择与F2812最小系统(参照链接:https://www.cirmall.com/circuit/4560/)、通讯模块和电池管理模块。具体介绍说明,详见附件内容。 关键代码截图:
2021-06-20 16:18:43 4.84MB 频率计 电赛 频率计电路 数字频率计
1
自制一个单片机最小系统,包括串口下载、复位电路,采用外部计数器T0或T1作为外部频率输入,外部频率由信号源提供,计算出来的频率显示在四位一体的数码管上。
2021-06-19 10:37:38 20KB C51 频率计
1
基于FPGA的数字频率计介绍: 数字频率计是一种基本的测量仪器,是用数字显示被测信号频率的仪器,被测信号可以是正弦波,方波或其它周期性变化的信号。如配以适当的传感器,可以对多种物理量进行测试,比如机械振动的频率,转速,声音的频率以及产品的计件等等。因此,它被广泛应用与航天、电子、测控等领域。 它的基本测量原理是,首先让被测信号与标准信号一起通过一个闸门,然后用计数器计数信号脉冲的个数,把标准时间内的计数的结果,用锁存器锁存起来,最后用显示译码器,把锁存的结果用液晶显示器显示出来。根据数字频率计的基本原理,本文设计方案的基本思想是分为四个模块来实现其功能,即整个数字频率计系统分为分频模块、计数模块、锁存器模块和显示模块等几个单元,并且分别用VHDL对其进行编程,实现了闸门控制信号、计数电路、锁存电路、显示电路等。 而且,本设计方案还要求,被测输入信号的频率范围自动切换量程,控制小数点显示位置,并以十进制形式显示。本文详细论述了利用VHDL硬件描述语言设计,并在EDA(电子设计自动化)工具的帮助下,用大规模可编程器件(CPLD)实现数字频率计的设计原理及相关程序。特点是:无论底层还是顶层文件均用VerilogHDL语言编写,避免了用电路图设计时所引起的毛刺现象;改变了以往数字电路小规模多器件组合的设计方法。 整个频率计设计在一块CPLD芯片上,与用其他方法做成的频率计相比,体积更小,性能更可靠。该设计方案对其中部分元件进行编程,实现了闸门控制信号、多路选择电路、计数电路、位选电路、段选电路等。 附件内容截图:
1
本数字频率计将采用定时、计数的方法测量频率,采用一个六位共阴极数码管显示器动态显示6位数。测量范围从1Hz—400kHz的 方波、 用单片机实现自动测量功能。频率计数器系统硬件主要由AT89C51单片机、定时电路NE555、LED数码管等元器件组成。
2021-06-18 19:05:09 403.65MB 单片机 频率计
基于汇编语言、C语言, 有全套电路图、 proteus仿真 Word版论文 算法原理原始资料
2021-06-18 17:14:00 7.69MB 频率计 汇编语言 proteus仿真 Word版论文
1