维夫·普里根 目录 1.简介 我已经有一段时间没有接触过这个项目了,而且我不打算花更多的时间来维护它。 如果有人报告了错误,我将尝试寻找时间进行检查。 但是,请考虑将该项目大部分废弃。 1.1。 目标 Vivado项目可能很难进行版本控制。 Vivado会生成大量文件,并不断修改文件以添加时间戳。 跟踪这些文件中的更改可能很困难。 该项目提供了包装在cmake函数中的tcl脚本,该脚本与vivado交互并将生成的文件放置在版本目录中,而版本控制无需跟踪这些文件。 这使开发人员可以拥有仅依赖于源文件的可复制构建过程。 viv-prj-gen还可以生成一个vivado项目,以便用户可以使用vivado的gui进行开发,而无需跟踪xpr文件。 viv-prj-gen在包含的cmake文件中提供了cmake功能,从而可以轻松扩展而不会产生分叉。 Viv-prj-gen不直接支持自动化仿
2021-10-10 20:50:00 98KB CMake
1
xilinx的 vivado 2013.4license,绝对有用。
2021-10-09 20:21:17 513B license
1
经过验证的,IIC程序是通过AXI_IIC IP来访问EEPROM,自己开发的AXI_SPI_SD IP是通过SPI总线读写SD卡
2021-10-09 08:47:02 109.79MB 嵌入式 xilinx vivado
1
ug901-vivado-synthesis-examples 一些 xilinx 参考代码示例。
2021-10-08 13:54:15 123KB vivado example synthesis
1
该教程详细描述了zedboard vivado开发的一些基本操作,是国内少有的vivado开发资料
2021-10-07 16:45:32 5.01MB zedboard vivado开发
1
Vivado Licence 永久使用版 适用版本:适用于Vivado 2037年版 之前的任何版本
2021-10-06 02:30:10 729B vivado Licence
1
Vitis 统一软件平台可实现在 Xilinx 异构平台(包括 FPGA、SoC 和 Versal ACAP)上开发嵌入式软件和加速应用。它可为边缘、云和混合计算应用加速提供统一编程模型。 利用与高层次框架的集成,通过加速库采用 C、C++ 或 Python 进行开发,或者使用基于 RTL 的加速器和低层次运行时 API 对实现方案进行粒度更精确的控制 — 选择您需要的抽象层次。
2021-10-03 08:52:09 98B Vitis 2019.2
1
Xilinx Zynq-7000 嵌入式系统设计与实现 基于ARM Cortex-A9双核处理器和Vivado的设计方法.rar
2021-10-01 09:07:40 106.34MB XilinxZynq-7000
1
本次上传的是基于Xilinx 的vivado的verilog的apFFT的实现与仿真工程打包文件。文件中有从matlab模拟生成的源数据存储在rom中,模拟仿真。
2021-09-30 11:26:25 161.51MB apfft FPGA vivado verilog
1
vivado 2015.4 linux系统的安装文件,官网注册一直不能成功,免积分分享给大家,注意次版本为linux系统的
2021-09-28 15:29:43 50B vivado 2015.4 linux
1