rts2800_fpu32_fast_supplement说明文件 使用rts2800_fpu32_fast_supplement.lib库的目的,则是为了调用DSP的ROM中的数学表快速计算一些数学函数,包括atan、atan2、cos、division、isqrt、sin、sincos、sqrt等。如果不使用rts2800_fpu32_fast_supplement.lib库来完成这些数学运算,则编译器默认情况下是使用标准C/C++数学库里的函数来完成这些运算的,效率自然不能和查找ROM中的数学表一样迅速。
2021-05-18 23:03:31 244KB 快速浮点库
1
可将浮点型数据转换为字符型,如12.1;可转换为字符型12.1;稳定,逻辑直观
2021-05-16 20:09:34 1KB 浮点型数据 转换 字符型
1
单精度双精度浮点数转换,浮点数与16进制转换工具
2021-05-14 17:38:20 1.69MB 浮点数转换
1
支持高精度浮点计算,部分语法错误自动检测纠正,支持+ - * / ( ) 左移 右移
2021-05-13 21:03:26 31KB 高精度 计算器
1
CRC计算及浮点转16进制
2021-05-13 09:03:54 410KB CRC 浮点转16进制
1
FPGA浮点数加减乘除基于verilogHDL,非常适合基础学习,大学生实验作业
2021-05-12 17:02:11 17KB VerilogHDL FPGA 浮点数 加减乘除
1
vb写的16 转 浮点浮点数 转16进制程序, 整理了下,供研究用
2021-05-12 11:06:38 5KB 16进制 浮点数
1
能检查表达式合法性:括号匹配,小数点检查,空格处理,操作符检查 能求多位小数 整数 能检查表达式合法性:括号匹配,小数点检查,空格处理,操作符检查 能求多位小数 整数
1
本科操作系统实验代码,使用多线程编程实现浮点向量的点积计算。
2021-05-10 20:38:59 3KB 多线程编程
1
本文目的是记录学习《数字信号处理的FPGA实现》过程中,用verilog语言实现简单的定点数到浮点数转换的经历。
2021-05-08 22:38:06 43KB verilog 定点数 浮点数 文章
1