描述 流水线 CPU 设计、Quartus 平台、Verilog HDL、团队合作 用 Verilog 编写的 MIPS CPU 的实现。 该项目处于非常早期的阶段,目前仅实现 MIPS CPU 的最基本功能。 32 位 MIPS 处理器 在 Verilog 中实现 5级流水线 静态分支未采用分支预测器 解码中的分支检测(阶段 2) 支持停顿,避免写后读(RAW)等危害 可以从内存转发(第 4 阶段)和写回(第 5 阶段) 要求 该项目需要一个 Verilog 模拟器,例如 Quartus。 作者 徐东李千克 版权 版权所有 :copyright: 2014, Rui-Yi Zhang, Dong Xu, Qian-Ke Li。 版权所有。 该项目是免费软件,在下。
2021-10-26 09:14:45 19.9MB Verilog
1
该存储库包含FPGA / HDL演示以及几种波束成形和雷达设计。 提供Simulink模型和MATLAB参考代码,以展示各种雷达和阵列处理算法的高级仿真和HDL设计。 演示列表: 用于RFSoC ZCU111的MVDR 4x4自适应波束形成
2021-10-24 11:30:41 7.1MB matlab
1
localization_test.tar.gz
2021-10-22 21:02:32 3.6MB hdl
1
《设计与验证Verilog HDL》_吴继华_光盘资料
2021-10-21 22:48:06 2.4MB Verilog
1
基于verilog HDL编写的分别显示个位和十位的十二进制加法计数器,压缩包里有vwf时序波形和最简单的testbench测试代码
2021-10-21 20:10:02 7.71MB verilog 加法计数器
1
CAM的Verilog HDL实现,个人已用quartus产品验证可行性
2021-10-21 14:14:28 68KB CAM Verilog HDL
1
VerilogHDL教程-初级篇.ppt
2021-10-20 18:53:55 773KB Verilog HDL 教程 初级篇
1
Vrilog 的基本数据类型 基本操作符 代码形式
2021-10-20 18:50:50 338KB Verilog HDL PPT
1
本设计中采用EDA技术,应用目前广泛应用的Verilog HDL硬件电路描述语言,实现交通灯系统控制器的设计,利用MAX+PLUS 集成开发环境进行综合、仿真,并下载到CPLD可编程逻辑器件中,完成系统的控制作用。
2021-10-20 12:07:51 86KB verilog HDL 带左转 复杂交通灯
1
本人初学者刚完成用verilog HDL 编写的等精度频率计,用Quartus II 8.1 编译仿真通过,愿与大家共同学习。
2021-10-16 19:39:42 458KB verilog HDL 等精度频率计 源代码
1