计算机体系结构 五级流水线 模拟器 C# MIPS 计算机体系结构 五级流水线 模拟器 C# MIPS 计算机体系结构 五级流水线 模拟器 C# MIPS
1
mips单周期处理器,包括addi,addiu, slt,jal,jraddu,subu,ori,lw,sw,beq,lui,j指令, addi应支持溢出,溢出标志写入寄存器$30中第0位。点击RTL simulation运行modelsim
2021-06-30 17:02:02 3.24MB verilog modelsim quartus
1
MIPS Architecture For Programmers Volume I-A: Introduction to the MIPS32 Architecture
2021-06-30 13:03:32 2.92MB MIPS 架构 指令集
1
MIPS Architecture For Programmers Volume II-A: The MIPS32 Instruction Set 指令集详解 PDF版
2021-06-30 13:03:31 3.32MB mips linux 指令集
1
MIPS Architecture for Programmers Volume IV-f: The MIPS MT Module for the MIPS32 Architecture
2021-06-30 13:03:30 1.03MB mips linux 多线程 指令集
1
MIPS单周期CPU-组成原理实验-华中科技大学.rar.rar.rar
2021-06-29 14:47:42 985KB MIPS
1
华中科技大学计算计组成实验 educoder中单周期MIPS和多周期微程序地址转移 logisim电路文件
1
MIPS CPU 该项目包括使用VHDL的MIPS处理器的设计和开发。 处理器包含20条指令,分为三类:R(寄存器),I(立即)和J(跳转)指令。 指令格式 注册说明 立即指示 无条件跳转指令 标志扩展名格式 一些MIPS指令要求将I格式指令的16位立即数字段(存储在位0到15中)符号扩展为完整的32位宽度。 符号扩展的确切方式取决于要执行的指令类型,如下所示。 数据路径设计 组件说明 PC寄存器 程序计数器寄存器是具有异步复位的32位宽的寄存器。 PC寄存器的输入是下一个地址单元的输出。 PC寄存器的输出(低5位用于减小指令高速缓冲存储器的大小)用作输入到指令高速缓冲存储器的地址。 PC的(全32位)输出也是下一个地址单元的输入。 下一地址单元 负责生成下一个要馈送到程序计数器的地址。 下一个地址取决于指令(是否为+1的常规增量,还是分支/跳转)。 指令缓存(I缓存) I高速缓存单元
2021-06-26 17:19:19 570KB VHDL
1
支持22条MIPS指令用Verilog编写的流水线处理器,处理思想为流水线设计
2021-06-26 12:01:08 5.84MB MIPS,流水线,处理器
1
使用logisim布线完成的MIPS单周期CPU,可支持28条指令。跑马灯的代码已经装入了寄存器,可以直接开启时钟运行。
2021-06-25 23:50:54 58B MIPS CPU 组成原理
1