FPGA使用verilog硬件语言编写的数字时钟,包含功能:整点提示,校准时钟,六位显示,内部还含有测试文件,使用的时modelsim仿真软件进行仿真。
2021-04-04 20:30:54 11.41MB verilog 课程设计 数字时钟
1
系统由AT89C51、LED 数码管、按键、发光二极管等部分构成,能实现时间的调整、定 时时间的设定,输出等功能。系统的功能选择由SB0、SB1、SB2、SB3、SB4 完成。其中SB0 为时间校对,定时器调整功能键,按SB 0 进入调整状态。SB1 为功能切换键。第一轮按动 SB1 依次进入一路、二路、三路定时时间设置提示程序,按SB3 进入各路定时调整状态。定 时时间到,二极管发亮。到了关断时间后灭掉。如果不进入继续按SB1 键,依次进入时间 ¡ 年¡ 位校对、¡ 月¡ 位校对、 ¡ 日¡ 位校对、¡ 时¡ 位校对、¡ 分¡ 位校对、¡ 秒¡ 位 校对状态。不管是进入那种状态,按动SB2 皆可以使被调整位进行不进位增量加1 变化。各 预置量设置完成后,系统将所有的设置存入RAM 中,按SB1 退出调整状态。上电后,系统自 动进入计时状态,起始于¡ 00¡ 时¡ 00¡ 分。SB4 为年月日显示转换键,可使原来显示时分 秒转换显示年月日。
2021-04-02 22:08:45 200KB 汇编
1
本设计由单片机89C51、DS12887A时钟芯片、DAC0809模数转换芯片为核心,辅以必要的电路,构成了一个具有多功能的数字时钟 。它由220V、50Hz交流电源供电,能够准确的显示时间、调整时间、闹钟定时,并能够对时钟所在的环境温度、工作时的电网电压、电网频率进行显示,还具有电压欠压、过压报警以及非接触止闹功能。 !!!!这是文件看清下载
2021-04-02 20:04:08 2.11MB 51单片机
基于FPGA的多功能时钟(verilog语言) 基于GX-SOC/SOPC专业级创新开发实验平台,实现以下功能 1 数字钟功能:可以显示时、分、秒。 2 调时功能:可以校正时间。 3 闹钟功能:能对设置的时间进行蜂鸣器提醒。 4 秒表功能:能对设置的时间进行倒计时。 5 日期设置功能:可以显示年月日并进行设置。
2021-04-01 19:45:04 14.37MB FPGA Verilog 多功能数字时钟
1
数字时钟设计课程设计74ls90,详细,清晰,很好
2021-04-01 16:55:38 30KB 数字时钟设计
1
这是与Arduino一起运行的原始三进制数字时钟! 这非常简单,与您见过的任何东西都不一样!
2021-03-30 17:06:30 877KB clocks display embedded led
1
①设计一个具有时、分、秒计时,6位时钟显示电路; ②该计时电路为24小时计时制。 实验报告的形式
2021-03-29 20:17:45 244KB EDA实验
1
一款绿色漂亮的电子屏LED数字时钟js代码,js网页时钟特效下载。
2021-03-29 17:16:51 5KB 其他代码
1
基于msp430c语言的数字时钟,对于初学msp430单片机的入门者很有帮助
2021-03-27 17:33:44 14KB 数字时钟
1
注意:先按快捷键Ctrl+K让时钟自动跳动!!! 利用logisim软件实现数字时钟。 要求: 1. 利用logisim自带的元器件:各种逻辑门(Gate)、触发器(Flip-Flop)、7段数码管(7-Segment Display)等实现显示时、分、秒的数字钟。 2. 两位数码管显示小时并满24进位,两位显示分钟和两位显示秒钟的数码管满60进位。 3. 制作子电路芯片实现7490/74390(计数/分频)、4511/7448(7段数码管译码)的功能。不可以使用logisim自带工具:计数器(Counter)和十六进制显示器(Hex Digit Display)。 4. 方波信号使用Clock工具产生,自行设置电路时钟频率和分频电路,使计时贴近真实时间。
2021-03-23 15:13:48 133KB logisim 数字时钟 74LS90 74LS390
1