设计任务:设计一个数字式频率计,测量数字信号和模拟信号的频率。 设计要求:被测信号为TTL脉冲信号;显示的频率范围为00~99Hz,测量精度为1Hz;用LED数码管显示频率数值。
2021-03-03 21:06:52 306KB fpga
1
AD9852数字频率合成器评估板 AD原理图+PCB文件,ad 设计的工程文件,包括原理图及PCB印制板图,可以用Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。
VHDL语言编的8位数字频率计,绝对的好!!! 里面提供图片还有一些好的东西。。。
1
(1) 频率测量范围:1Hz~10kHz。 (2) 数字显示位数:四位静态十进制计数显示被测信号的频率。
2020-05-06 15:34:46 152KB 频率测量范围 数字显示位数
1
本设计是利用EDA技术设计的电路, 该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。侧重叙述了用FPGA来完成直接数字频率合成器(DDS)的设计
2020-04-03 16:39:59 6.16MB 电子系统课程设计
1
简易数字频率计,内含报告和电路图,比较详细,电工电子课程设计会很简单
2020-01-05 13:10:01 2.19MB 频率计
1
数字频率计 EDA课程设计用的 和开发箱结合用的
2020-01-03 11:20:47 158KB 数字频率计 EDA Quartus
1
基于FPGA的高精度数字频率计的设计,非常适合毕设,论文。有用。
2020-01-03 11:20:25 3.69MB FPGA 高精度 数字 频率计
1
了解数字频率计测频率与测周期的基本原理;熟练掌握数字频率计的设计与调试方法及减小测量误差的方法。
2019-12-24 03:06:32 349KB 放大控制,时基电路
1
VHDL实现的数字频率计,带QUARTUS工程文件,仿真通过,另外可以测试脉宽和占空比
2019-12-21 22:25:53 328KB VHDL 数字频率计
1