针对基于多项式插值的延时估计精度进行了分析研究。针对不同插值方法的延时估计精度进行了分析比较;指出了不恰当的分段二次插值延时估计存在局部极值问题,该局部极值会产生较大的延时估计误差;对分段二次插值多项式设计参数进行分析仿真得出恰当参数,在此基础上基于FPGA实现了一种可任意调节的分数倍延时滤波器,能够高速实时处理信号,既能保证延时估计精度,又可有效降低乘法运算量。
1
全通用AES加密算法的FPGA实现
2021-11-22 00:01:40 1.61MB 通用 aes 加密算法 fpga
1
基于DDS和VHDL硬件描述技术,采用大规模可编程门阵列FPGA,实现了FSK和PSK数字调制。介绍了m伪随机基带码元发生器、跳变检测器和DDS信号发生等模块。系统参数易修改、可移植性强、性能稳定。
2021-11-20 00:18:56 253KB FPGA
1
总结了关于fpga实现sata协议的资料,包括基于fpga的sata接口的控制逻辑、sata协议的详细介绍等等。
2021-11-18 21:47:43 49.02MB fpga sata接口
1
基于FPGA 在高速数据采集方面有单片机和DSP 无法比拟的优势, FPGA 具有时钟频率高,内部延时小, 全部控制逻辑由硬件完成, 速度快,效率高,组成形式灵活等特点。因此,本文研究并开发了一个基于FPGA 的数据采集系统。FPGA 的IO 口可以自由定义,没有固定总线限制更加灵活变通。本文中所提出的数据采集系统设计方案,就是利用FPGA 作为整个数据采集系统的核心来对系统时序和各逻辑模块进行控制。依靠FPGA 强大的功能基础,以FPGA 作为桥梁合理的连接了ADC、显示器件以及其他外围电路,最终实现了课题的要求,达到了数据采集的目的。     传统的数据采集系统,通常采用单片机或DSP作为主要控制模块,控制ADC,存储器和其他外围电路的工作。随着数据采集对速度性能的要求越来越高, 传统采集系统的弊端就越来越明显。单片机的时钟频率较低且需用软件实现数据采集, 这使得采集速度和效率降低,此外软件运行时间在整个采样时间中也占很大比例,而FPGA 有单片机无法比拟的优势。FPGA 时钟频率高内部时延小, 全部控制逻辑由硬件完成, 速度快,效率高。数字信号处理是以数字形式对信号进行采集, 变换,滤波估值,增强,压缩,识别等处理,从而得到符合需要的信号形式。而信号的处理目前有两种方式:使用信号处理器DSP 通过软件编程实现;应用FPGA 实现。利用软件编程虽然有很大的灵活性,但DSP 所有指令的执行时间均为单周期, 而且受到串行指令流的限制每个时钟周期所有的操作数有限难以实现高速大规模运算。现在大容量,高速度的FPGA 采用硬件描述语言VHDL 实现整个系统,允许设计人员利用并行处理技术实现高速信号处理算法并只需单个处理器就能通过模块化设计实现所期望的性能, 很好的解决了上述矛盾。趋势:随着便携式设备需求的增长,对FPGA 的低压,低功耗的要求日益迫切,芯片向大规模系统芯片靠近,力求在大规模应用中取代ASIC,位增强市场竞争力,各大厂商都在积极推广其知识产权和核心库,动态课重构技术的发展将带来系统设计方法的转变。
2021-11-18 16:17:49 5.91MB FPGA ADC
1
数字滤波器的MATLAB与FPGA实现——杜勇(配套光盘),第二章到第9章内容 包括MATLAB代码和FPGA代码
2021-11-17 16:53:59 82.73MB 数字滤波器
1
要求:设计一个模拟倒车雷达模块。   具体要求如下: 1.使用FPGA控制超声波测距模块,完成测距任务。 2.使用数码管显示测量距离。 3.能够通过按键设定安全报警距离,且距离越近蜂鸣器报警的频率越高。 4.使用温度传感器LM75,对测量值进行校正。   扩展要求:使用1602字符显示屏显示测量距离。   如何使用EDA进行模拟倒车雷达的设计 已知此项目需要完成的功能:(1)使用FPGA控制超声波测距模块,完成测距任务;(2)使用数码管显示测量距离;(3)能够通过按键设定安全报警距离,且距离越近蜂鸣器报警的频率越高;(4)使用温度传感器LM75,对测量值进行校正以及扩展要求:使用1602字符显示屏显示测量距离。   使用FPGA控制超声波测速模块,完成测速任务:已知超声波模块有4个引脚:基本VCC(接5V电源)、GND(接地)以及Trig(接触发信号如图1)、Echo(输出一段高电平,此电平为超声波往返时间之和波形图如图2);首先需要产生触发信号,(超过10μs的高电平);再计算出echo输出的高电平的时间,通过时间计算出距离。   使用数码管显示测量距离:距离模块已经计算出距离(单位为cm),再把距离的百位、十位、个位计算出来,并且提前两位小数点,将距离变成以m为单位;再将4位二进制距离的各个位转换成7段数码管显示码,通过数码管扫描方式显示到数码管上。   能够通过按键设定安全报警距离,且距离越近蜂鸣器报警的频率越高:首先设定en端,当en按下一次时可以通过key1、key2、key3三个按键设定最小距离的个位以及小数点后两位数(按一下+1),在key1、key2、key3处加入按键消抖模块;在en端加入按键消抖模块,en按一下可以设定最小距离,并且在数码管处显示设定的最小距离,再按一下显示距离;已知蜂鸣器输入端为BEEP,输入一频率(1一般为1.5KHz到3.5KHz)引发蜂鸣器报警,且频率越高蜂鸣器报警频率越高;当距离小于最小距离时,设定出发蜂鸣器输入信号的高电平时间为距离*1000,频率与距离成反比,以此来实现距离越小,蜂鸣器报警频率越大。   使用温度传感器LM75,对测量值进行校正:已知LM75输出一16位二进制形式温度数据,通过已知公式计算出温度;通过超声波速度与温度的公式计算出超声波再当下温度的速度,作为计算超声波测速模块计算距离的速度输入,以此来实现温度矫正。   使用1602字符显示屏显示测量距离:已知LCD输入的形式为8位ASCII码形式;将距离/最小距离的个位以及小数点后两位数的4位二进制数转换成8位二进制码形式,在输入近LCD1602显示。
2021-11-16 23:33:40 3.21MB FPGA倒车雷达温度传感器
1
以现场可编程门阵列(FPGA)为中央处理器,融合CMOS图像传感器技术、无线网络传输技术和彩色图像处理技术等,设计一套集图像采集、预处理、压缩和传输为一体的远程图像监控系统。借助硬件可编程逻辑语言现场配置D5M数码相机开发套件,及基于串口的GPRS数据传输模块,并对彩色数字图像进行小波压缩处理,最终完成对现场图像的远程监控。
2021-11-16 11:51:37 299KB FPGA
1
摘要:本文介绍了一种采用级联结构在FPGA上实现任意阶IIR数字滤波器的方法。此设计扩展性好,便于调节滤波器的性能,可以根据不同的要求在不同规模的FPGA上加以实现。  关键词:IIR数字滤波器;级联结构;FPGA  IIR数字滤波器在很多领域中有着广阔的应用。与FIR数字滤波器相比,它可以用较低的阶数获得高选择性,所用存储单元少,经济而效率高,在相同门级规模和相同时钟速度下可以提供更好的带外衰减特性。下面介绍一种在FPGA上实现IIR数字滤波器的方法。IIR数字滤波器的结构  任意阶的IIR滤波器可通过数学分解,表示为:    其中为如下的二阶形式:    这样就可以将任意阶的IIR滤波器通
1
基于最小平方 (LS) 算法,利用FPGA实现了一种适用于TD-LTE系统的上行信道估计算法。主要研究了如何利用FPGA实现LS算法,包括算法的介绍、方案的形成、FPGA实现的处理流程、FPGA实现结果及分析。以Virtex-5芯片为硬件平台,完成了仿真、综合、板级验证等工作。实现结果表明,该信道估计算法应用到TD-LTE系统具有良好的稳定性和可行性。
2021-11-15 20:39:22 382KB FPGA实现
1