Verilog-A是最经常使用的集成电路行为级语言,并且由于其可以与Cadence和ADS兼容而被广泛应用。 本文详细介绍了ADS中如何使用Verilog-A语言和建立的电路模型,如何与实际电路进行混合仿真。此外,还具体举例说明了Verilog-A的模型建立。
2021-08-02 09:48:01 313KB Verilog-A ADS
1
VerilogA教程.doc
2021-06-30 13:09:32 43KB VerilogA
1
基于 V erilog—A 的模拟电路行为模 型及仿真.pdf
2021-06-30 13:09:18 159KB veriloga 模型
1
Verilog-A入门教程
2021-05-13 18:02:40 108KB VerilogA
1
VerilogA语法简介.pdf
2021-05-11 16:00:43 132KB VerilogA
1
Cadence Verilog A reference
2021-04-15 20:42:49 2.50MB Cadence VerilogA mixedsignal
1
分频器FD,压控振荡器VCO,PFD的verilogA模型 用于Cadance仿真
2021-03-03 17:09:42 17KB FD VCO PFD VerilogA
1
verilogA 代码入门,可用于生成伪随机码序列,可用于EDA模拟和ADS仿真
2021-02-18 11:05:48 551B verilog
1
veriloga的模型导入hspice的方法,hspice和veriloga混合仿真
2020-01-15 03:07:50 415KB hspice veriloga
1
本文档实用于verilogA学习,以及实用verilogA建模ADC功能,方便快捷仿真。欢迎下载
2019-12-21 21:51:10 3KB verilogA ADC
1