EDA软件 PRIMETIME 入门必读
2021-07-27 15:31:33 2.01MB PRIMETIME
1
全面整理synopys primetime lab,提供练习Labs_PT_2016.06-SP2.7z,一次下载全部收获
2021-07-17 07:52:43 35.9MB synopys primetime lab ic
1
本文在简要介绍寄生参数提取工具Star-RCXT和静态时序分析工具PrimeTime的基础上,对已通过物理验证工具Calibre DRC和LVS的FFT处理器版图用Star-RCXT工具进行了基于CCI的寄生参数提取,得到内部互连网络的详细寄生电容和电阻值。最后,用 PrimeTime工具进行了精确的版图时序分析。
1
帮助进行数字电路时序分析,有价值哦,欢迎下载
2021-07-05 16:17:48 755KB PrimeTime
1
primetime-ds.pdf
2021-05-25 22:03:46 311KB EDA
1
介绍了数字集成电路设计中静态时序分析(Static Timing Analysis)和形式验证(Formal Verification)的一般方法和流程。这两项技术提高了时序分析和验证的速度,在一定程度上缩短了数字电路设计的周期。本文使用Synopsys公司的PrimeTime 进行静态时序分析,用Formality 进行形式验证。由于它们都是基于Tcl(Tool Command Language)的工具,本文对Tcl 也作了简单的介绍。
2021-05-17 20:35:24 455KB pt primet 时序分析 Verilo
1
本人搜集到的一些PrimeTime工具的使用教程,包括(PrimeTime使用说明(中文))PrimeTime基本命令等,使用PT在静态时序分析时能有所帮助,尤其是对于初学者,可以算作PT的入门材料。
2021-05-10 13:19:26 693KB FPGA PrimeTime使用 PT操作
1
pt总结
2021-03-25 12:08:02 94KB 时序模型
1
分享的是百度云网盘链接,内含有逻辑综合DC视频教程,数字IC版图实训教程,布局布线ICC视频,primetime视频教程等。需要的执行下载观看
2020-12-19 16:19:52 64B 分享
1
本文介绍了数字集成电路设计中静态时序分析(Static Timing Analysis)和 形式验证(Formal Verification)的一般方法和流程。这两项技术提高了时序分 析和验证的速度,在一定程度上缩短了数字电路设计的周期。本文使用Synopsys 公司的PrimeTime 进行静态时序分析,用Formality 进行形式验证。由于它们都是 基于Tcl (Tool Command Language)的工具,本文对Tcl 也作了简单的介绍。
1