利用Alera的Nios软核的PIO接口来模拟I2C的接口。
2023-02-03 12:05:44 3KB NIOS I2C
1
下载过nios ii的ip核,但是总是不能正确的读出多个数据,经过仔细查看与修改,终于能够正确使用,所以上传与大家分享
2023-01-16 10:39:15 190KB NIOS II 修改后的自定义 IP核
1
了解nios的基本开发流程,对于初学者比较适合
2023-01-16 10:34:02 1.46MB nios quartus
1
黑金开发板配套教程,通过图文并茂的的形式展现给读者,内容详实由浅入深 另有配套视频
2023-01-14 11:06:24 8.05MB nios ii 7.0 那些事儿
1
基于NIOS的数字时钟,包含硬件设计和软件设计哦。。
2022-11-29 18:08:04 236KB NIOS
1
七段数码管时钟显示,开发平台我NIOSII8.0,而且是生成的源文件,方便。
2022-11-29 18:02:31 8.68MB Nios II
1
1 引言   一般的雷达信号源实现主要有三种方式:第一种方式是采用DDS和MCU控制器件结合的方式;第二种是DDS、MCU控制器件和FPGA等可编程器件结合的方式:第三种是由FPGA等可编程器件实现DDS的方式。第一种方式利用专用DDS器件可以产生具有较好的杂散抑制和谐波抑制性能的雷达波形。控制简单。但不易于实现复杂波形的控制时序,灵活性差:第二种方式不仅可以产生有较好杂散抑制性能的雷达波形。还易于产生各种复杂的雷达信号,但附加了控制器和时序生成器,增大了电路的复杂性:第三种方式适用于产生特定要求的信号,但开发周期长,杂散抑制和谐波抑制指标难以达到专用DDS的水平。   随着FPGA工艺的
1
altera 13.1 自定义的IP核,放入C:\altera\13.1\ip 文件夹下,使用自己的自定义IP核,进行NIOS编程,目前这个IP核为13.1版本,放入在QSYS中调用即可, 软件会自动搜索IP路径下的IP核,主要实现AVALON总线写,方便快速NIOS往FPGA传输数据。
2022-08-17 11:04:23 44KB NIOS
1
Nios II实现Web服务器
2022-07-06 10:01:12 141KB 文档资料
《基于VHDL的FPGA与NIOS II实例精炼》配套代码.7z
2022-07-04 18:05:07 109.64MB 代码