设计功能: 1.设计一个四人参加的智力竞赛抢答计时器。在主持人发出抢答信号后,以参赛者首先按下抢答开关时,显示其相应的组别并伴有声响,此时抢答器不再接受其他的输入信号。 2.电路具有回答问题时间控制功能。我设置的倒计时是48秒,你可以自己修改。 3.具有记分功能。初始状态时,主持人给4人设置初始分值。抢答完毕后,有主持人打分,答对一次加一分,答错减一分,减至0为止。 ......
1
计算机组成原理课程设计基于maxplus
2021-07-17 18:02:16 1.15MB 计算机组成原理 maxplus
1
注意使用的软件是max+plusII 10.0,如果版本号不正确,编译过程可能出错。内有论文哦:-)
2021-07-06 16:41:55 1.39MB 组成原理 maxplus 课设
1
原创maxplus 16路彩灯控制,完全硬件电路实现,8种花色。符合上海大学夏季学期硬件实习要求。 可能做的不够好,但是我想应该可以通过验收吧。
2021-06-21 09:42:12 137KB max plus 彩灯控制 上海大学
1
计算机组成原理实验 maxplus实现存储器
1
计算机组成-数据通路实验 运算器和存储器的整合电路,解释了运算器和存储器连接在一起后是怎么样协调工作的,数据和地址是怎么样在通路上传输的。包括实验电路图和实验报告。所有电路图都已经编译仿真通过并下载到实验箱上验证过的。供大家参考
2021-05-17 03:19:47 1.67MB 计算机组成 MAXPLUS
1
maxplus作的存储器电路,8位地址和数据,用了RAM进行读写操作。
2019-12-21 22:23:43 329KB maxplus 8位
1
maxplusⅡ软件编写程序,将随机产生一串长度为50的2进制序列,按照HDB3码的编译规则进行编码和译码,并生成相应的电路图。
2019-12-21 20:58:58 2.01MB maxplusⅡ, hdb3,编码,译码
1
实验目的】1. 掌握CPU的设计步骤2. 学会芯片的运用及其功能【实验环境】Maxplus2环境下实现非常简单CPU数据通路的设计【实验内容】可选以下实验之一: 1、绘制“非常简单CPU”数据通路(MAX+PLUS II环境)数据通路 2、绘制移位-相加乘法电路(MAX+PLUS II环境) 3、绘制MIPS处理器数据通路(“画笔”或Powerpoint或手工)实验辅助材料 对上述三个实验,分别提供以下辅助材料: 1、“非常简单CPU”数据通路,给出步骤和指导,见后。 2、乘法电路,给出实验原理图(MAX+PLUS II的gdf文件,但不完整或 有错误)。 3、MIPS处理器,给出数据通路的图片文件。附:绘制“非常简单CPU”数据通路步骤及指导 非常简单CPU的寄存器:一个8位累加器AC,一个6位的地址寄存器AR,一个6位的程序计数器PC,一个8位的数据寄存器DR,一个2位的指令寄存器IR。其数据通路详见教材P。
2019-12-21 19:46:11 146KB maxplus 实验报告 非常简单CPU设计
1
本资源是自带MaxPlusⅡ 学生练习版本安装包,您也可自行下载Full版本。本资源自带破解版License,简单易用!!!Windows全平台可用哦,License 安全有效,欢迎下载!!!
2019-12-21 19:30:41 50.33MB MaxPlusⅡ; 数字逻辑
1