计算机组成实验课上通过编译的全加器代码,仅供参考。
2021-12-15 22:54:01 8KB verilog FGPA
1
为了充分利用光信号的宽带宽资源和提高信道利用率,完成线速率为2.5 Gb/s的多路信号高速传输,在FPGA上设计并实现了一种时分复用通信系统,并对其功能和性能进行了测试与验证。为了克服普通FPGA传输速率低于1 Gb/s的性能缺陷,选用了Xilinx内嵌了支持3.75 Gb/s最高传输速率的吉比特收发器的高速FPGA。最终测试结果表明,在短距离有线传输条件下,该系统成功实现了线速率为2.5 Gb/s的无误码的时分复用通信。
2021-11-05 08:18:51 1.14MB 高速传输 时分复用通信 FGPA
1
本文介绍了一种采用FPGA芯片设计出租车计费器的方法。介绍了该计费器的主要组成单元—速度模块、计程模块、计时模块及计费模块的设计方法,同时给出了详细的仿真波形,实现了出租车按行驶里程自主收费,并解决了出租车计费低功耗问题,同时提高了计费系统的可靠性、通用性,还能模拟汽车启动、停止、暂停车速等状态。
2021-09-07 15:23:38 387KB FPGA 出租车计费器 VHDL
1
FPGA史上最牛原理图(30个)!
2021-08-25 21:44:31 4.89MB FPGA FGPA FPG
1
hit数字逻辑电路设计(大作业)
2021-06-06 17:21:19 5KB Verilog FGPA 哈工大 大作业
1
SysPy(系统Python) 请以原始版本阅读此文件,以获取正确的文本结构。 该项目基于我的博士学位论文,并且与一个名为System Python(SysPy)的Python工具有关,该工具的开发旨在简化在FGPA设备上实现的以处理器为中心的系统的硬件实现。 使用Python,我们的目标是在相同的脚本环境下集成硬件/软件开发和片上系统(SoC)仿真所需的所有工具。 SysPy还利用了Python清晰而强大的语法,该语法可用于使用硬件描述语言(HDL)(例如语法)或以抽象的方式,使用函数自动生成HDL代码来描述硬件数字设计。 该工具的主要功能概述如下: (a)以处理器为中心的设计以及用于软件开发的相关C编译器工具的处理。 (b)使用参数化的Python函数生成RTL代码。 (c)通过将硬件功能映射到Python函数和类来对设计进行抽象仿真。 (d)模拟和生成用于顶级I /
2021-05-19 16:04:42 222.14MB VHDL
1
基于FGA开发的数据采集实验,小梅哥的AD9226 AD9767,以及原子哥的高速模数-数模转换模块(ATK-HS-ADDA)开发例程,应用说明
2021-05-12 22:03:37 81.9MB FGPA ADC DAC AD9226
1
已经经过项目验证 适用于高精度测温电路 FPGA实时采集
2021-04-02 18:18:29 4KB FGPA VERILOG LTC2983
1
STM32F407单片机+XC6SLX9 FGPA视频采集显示板PDF原理图PCB+AD集成封装库, ALTIUM工程转的PDF原理图PCB文件+AD集成封装库,已在项目中验证,可以做为你的设计参考。集成封装库器件列表: Library Component Count : 37 Name Description ---------------------------------------------------------------------------------------------------- Battery Multicell Battery CAP NP Cap Pol2 Polarized Capacitor (Surface Mount) Circuit Breaker BOOT D Connector 9 Receptacle Assembly, 9 Position, Right Angle DP83848CVV DS3231M FPC_30PIN FPC_40PIN FPC_4PIN HR911105A Header 3 Header, 3-Pin Header 5 Header, 5-Pin Header 5X2 Header, 5-Pin, Dual row Header 6 Header, 6-Pin Inductor Inductor LED2 Typical RED, GREEN, YELLOW, AMBER GaAs LED M25P16 MAX3232ESE 3.0V TO 5.5V, Low-Power, up to 1Mbps, True RS-232 Transceiver Using Four 0.1礔 External Capacitor MAX3490 MINI_SD MINI_USB MT48LC16M16A2P-6A 256Mb Synchronous High-Speed CMOS DRAM, 16Mb x 16Bit x 4 Banks, 54-Pin TSOP Pb-free, Commercial OSC-SMD PS2-6PIN 6 Pin Through Hole PS2 Socket (Kycon P/N) PWR2.5 Low Voltage Power Supply Connector REG1117-3.3 800mA and 1A Low Dropout Positive Regulator 2.85V, 3.3V, 5V, and Adjustable Res2 Resistor S34ML01G200TF100 SMA-KHD STM32F407VGT6 SW-PB Switch TPS7A4501 TSC2046 TVP5151 XC6SLX9-2TQG144I Spartan-6 LX 1.2V FPGA, 102 User I/Os, 144-Pin TQFP (0.5mm Pitch), Speed Grade 2, Industrial Grade, Pb-Free XTAL Crystal Oscillator
哈尔滨工业大学数字逻辑设计课程的大作业报告。基于FGPA开发板开发,包括文字报告和附录代码,总体器件表及相关器件的功能表、管脚分布(或功能模块功能描述、接口功能),总体设计图,和仿真结果。
2020-12-08 15:46:19 860KB 电梯控制器 FGPA 管脚分布
1