文档结构 第一章 AMBA总线简介 第二章 AMBA信号 第三章 AMBA AHB 第四章 AMBA ASB 第五章 AMBA APB 第六章 AMBA 测试方法
2023-02-03 10:31:04 1.22MB AMBA AHB APB ASB
1
AHB AXI APB ARM AMBA 代码实现 Verilog程序 AHB AXI APB ARM AMBA 代码实现 Verilog程序 AHB AXI APB ARM AMBA 代码实现 Verilog程序 AHB AXI APB ARM AMBA 代码实现 Verilog程序 AHB AXI APB ARM AMBA 代码实现 Verilog
2023-01-25 16:03:15 2.97MB AMBA verilog IC
1
While(1)//死循环 { 任务 MyTask 实体代码; OSTimeDlyHMSM(x,x,x,x);//调用任务延时函数,释放 cpu 控制权, } } 假如我们新建了 2 个任务为 MyTask 和 YourTask,这里我们先忽略任务优先级的概念,两个 任务死循环中延时时间为 1s。如果某个时刻,任务 MyTask 在执行中,当它执行到延时函数 OSTimeDlyHMSM 的时候,它释放 cpu 控制权,这个时候,任务 YourTask 获得 cpu 控制权开 始执行,任务 YourTask 执行过程中,也会调用延时函数延时 1s 释放 CPU 控制权,这个过程中 任务 A 延时 1s 到达,重新获得 CPU 控制权,重新开始执行死循环中的任务实体代码。如此循 环,现象就是两个任务交替运行,就好像 CPU 在同时做两件事情一样。 疑问来了,如果有很多任务都在等待,那么先执行那个任务呢?如果任务在执行过程中, ALIENTEK 战舰STM32开发板 www.openedv.com
2022-12-15 09:22:43 48.5MB stm32 库函数
1
bus protocal amba ahb apb chi pcie
2022-11-25 17:04:02 122.71MB bus
1
基于APB的I2C IP设计与验证,在FPGA上验证通过,kezuoweiSoC的一个模块工作,文档有模块划分和状态转换图。
2022-11-24 17:31:21 796KB I2C APB verilog ip
1
verilog实现RTC功能,可直接用于芯片开发中。
2022-11-08 15:57:48 1.36MB apb dw_apb_ apb_verilog dw_apb_rtc
1
verilog实现watch dog,可直接用于芯片开发中。
2022-11-08 15:54:56 1.72MB apb_watch apb_wdt dw_apb watch
1
verilog实现计时器timer,可直接用于芯片开发中。
2022-11-08 14:38:44 1.54MB apb apb_timer apb_bus_verilog dw_apb
1
APB总线协议转I2C总线协议的接口IP,verilog代码实现,包含详细testbench
2022-11-02 20:34:45 434KB apb_i2c_verilog apb_verilog apb_iic_pudn apbi2c
1
ic设计验证,apb uart
2022-10-28 22:23:52 927KB apb uart ic
1