4.1 PCIe总线的基础知识 与 PCI 总线不同,PCIe 总线使用端到端的连接方式,在一条 PCIe 链路的两端只能各 连接一个设备,这两个设备互为是数据发送端和数据接收端。PCIe 总线除了总线链路外, 还具有多个层次,发送端发送数据时将通过这些层次,而接收端接收数据时也使用这些层次。 PCIe 总线使用的层次结构与网络协议栈较为类似。 4.1.1 端到端的数据传递 PCIe 链路使用“端到端的数据传送方式”,发送端和接收端中都含有 TX(发送逻辑)和 RX(接收逻辑),其结构如图4 1所示。 由上图所示,在 PCIe 总线的物理链路的一个数据通路(Lane)中,由两组差分信号,共4 根信号线组成。其中发送端的 TX 部件与接收端的 RX 部件使用一组差分信号连接,该链路也 被称为发送端的发送链路,也是接收端的接收链路;而发送端的 RX 部件与接收端的 TX 部件 使用另一组差分信号连接,该链路也被称为发送端的接收链路,也是接收端的发送链路。一
2021-12-27 21:46:14 4.96MB PCI,pci
1
根据datasheet绘制,具备整个芯片原理图兼容7020/7010设计。
2021-12-15 15:38:31 137KB zynq7010/7020兼容
1
zynq7020 移植rtthrad操作系统 包含mac控制器驱动可以驱动lwip
2021-11-01 18:01:27 3.18MB rtthread zynq
1
黑金ZYNQ开发板教程 cource_s1_ALINX_ZYNQ(AX7010_AX7020)开发平台基础教程V1.10
2021-10-03 09:51:18 19.76MB 黑金ZYNQ教程 ZYNQ7010 ZYNQ7020
1
zynq7020clg400 pcb核心板电路图加PCB,PCB联盟网五元钱买到的,适合zynq7020绘制PCB参考. 可以直接提取里面画好的封装,再也不为封装掉发!
2021-09-28 14:12:42 1.27MB zynq7020 400 pcb sch
1
zynq7020+ov7725摄像头工程文件,实测没问题。基于vdma的图像处理系统的搭建S03_CH03_AXI_DMA_OV7725.zip,可用于hls高层次综合图像处理算法的搭建
2021-09-27 11:52:09 87.27MB zynq7020+ ov7725摄像头
1
RS485 收发器 SP3485,3.3V 供电的 RS485 总线收发器。工业设备中,为了保证可靠连 接和组网,常使用 RS485 接口进行数据传 输,上层使用 MODBUS 通信协议如。使用
2021-09-15 10:49:22 906KB qq
1
ZYNQ7020+双目OV5640可直接实现实时运动目标检测,硬件为ZYNQ7020,配套双目摄像头OV5640,HDMI接口及显示器,使用改代码可直接实现实时运动目标检测!亲测有效,可以直接应用于毕设中,货真价实!
2021-08-15 01:52:48 269.85MB ZYNQ7020 FPGA实时运动目标检测 FPGA帧差法
xapp1078源码,用于双核启动部分,可以根据自己的需要进行修改
2021-08-09 09:52:12 9.46MB zynq7020
1
zynq7020双串口 arm端中断服务程序
2021-08-04 09:01:32 12KB zynq7020串口
1