FPGA位流重定位技术 * Implement one bitstream and configure it in different FPGA locations * Combining Isolation Design Flow and Partial Reconfiguration * Preserving compatibility of bitstreams over different implementations * Independent development of static design and partial reconfigurations * Much less implementation time
2022-05-26 23:01:20 1.45MB FPGA动态 位流重定位技
1
四、zedboard linux图形化界面和启动文件-附件资源
2022-05-23 19:07:30 23B
1
HOG_Zedboard FPGA上定向梯度嵌入的实时直方图 所用板:Zedboard Vivado版本:2016.04 项目简介:在此项目中,实时实现了“定向梯度直方图”行人检测算法的实现。 我们通过Vivado HLS设计了硬件加速器,以减少HOG提取和分类的计算时间。 此外,我们已经实现了一个在Petalinux上运行的具有Ubuntu映像的嵌入式应用程序,该映像可以从连接到Zedboard的网络摄像头捕获帧,控制和监视加速器,并将检测到的图像呈现到VGA监视器。 存档描述(说明目录结构,文档和源文件): Hog_HLS:Vivado_HLS项目 Hog_System_Zynq:Vivado项目 硬件:比特流,硬件描述文件和内核配置文件(以防某人想从头开始构建一个新的petalinux项目) ip:加速器和第三方显示控制器IP sd_image:从以下 下载BOOT和r
2022-05-19 18:46:49 25.74MB C++
1
zedboard CY7C64225串口驱动程序
2022-05-17 13:44:17 509KB zedboard uart drive
1
基于zedboard写的DMA初始化的程序,程序实现通过DMA将系统存储器的一个源地址的数搬移到另一个目的地址,并且对8个DMA通道都进行测试
2022-05-11 22:22:37 6.98MB FPGA zedboard DMA
1
zynq-7000学习笔记(十三)——Zedboard Linaro系统安装QT-附件资源
2022-05-04 15:52:12 106B
1
去掉了zedboard设计的RGB转YUV及444转422的模块,从内存中直接输出YUV数据,vcresample编译错误也没有了。 工程在vivado 2016.4版本下编译通过。
2022-05-03 21:59:08 34.18MB vivado zynq hdmi zedboard
1
ZedBoard_RevC.1_Altium_CONFIDENTIAL 这个估计不会有几个人看到,一个十层PCB的样板图,网上能找到的估计就这一款了,XY花10元买来的,七八张原理图 一个十层板的PCB 参考下高速布线也不错
2022-04-28 15:33:38 1.47MB AD 十层pcb
1
#Zedboard 的音频接口 ###概述 该 VHDL 接口将 Zedboard 上的 ADAU1761 音频编解码器连接到 Zynq PL。 音频信号可以从线路输入插Kong以立体声接收和/或传输到耳机输出插Kong。 该设计最初是由 Mike Field(别名 hamster)开发的。 在他的设计中,它是使用 Zedboard ( ) 过滤音频信号的系统的一部分。 我们提取、修改和扩展了音频接口部分,以提供一个易于使用的独立 IP 核,用于使用 Zedboard 上的音频功能。 ###特征 随时可用的独立 IP 块 接口与 100 MHz 系统时钟同步 与 Vivado 兼容 用于测试线路输入和耳机输出的测试台 文档和“如何使用”指南 用于快速评估的即用型比特流 ###作者和贡献者 微电子系统设计研究小组,德国凯泽斯劳滕工业大学,
2022-04-27 16:58:48 769KB VHDL
1
包括整体安装流程、boot文件以及linaro系统文件
2022-04-25 18:00:53 504.86MB linux 源码软件 运维 服务器
1