Xilinx ZYNQ Ultrascale + ZCU102上的RISC-V火箭芯片 关于这个仓库 这是FPGA 上RISC-V的ZCU102端口。 ZCU102至少可以容纳四芯RISC-V核火箭芯片。 该存储库的火箭芯片版本与原始存储库相同,该原始存储库在2018年4月。 新的火箭芯片版本可以在主流火箭芯片。 在ZCU102上,使用Vivado v2017.1进行单核配置的时钟频率(时钟速度)可以达到195 MHz。 请参阅以了解如何使用此存储库。 注意:我最近在删除了sed命令,因为它在主机OS环境中不可靠。 而是,在第一次构建之前,只需在245行中插入新行|aarch \ 。 关于SD卡(将硬件和软件堆栈带入FPGA),请参见 。 当前流已在以下主机环境中经过测试: 软件 版本 作业系统 16.04.1-Ubuntu与4.15.0-64-generic内核 重击 4.3.48
2021-09-22 20:10:00 250KB rocket-chip vivado risc-v linux-boot
1
Xilinx Zynq UltraScale+ MPSoC ZCU102开发板的最新PCB、原理图、BOM单、约束文件(XDC)以及板卡硬件设计指导书等,对于硬件设计有很大的参考价值。本博客文章”Zynq Ultrascale+ MPSOC硬件开发之与Zynq7000芯片资源对比说明及开发资料介绍“内有资源详细介绍以及免费下载方式。
2021-09-17 18:03:40 62.84MB UltraScale+MPSo Zynq xilinx PCB
1
本文档用于zynq-ultrascale Soc软件开发,主要包括zynq-ultrascale Soc平台各模块开发流程,有需要的可以下载参考
2021-09-03 02:32:38 8.41MB zynq-ultrascale
1
Zynq UltraScale+ MPSoC Data Shee,逐一详细介绍了主要功能,处理单元,video编解码,可编程逻辑,高速串行接口,网口,时钟,内存,IO,外设等等
2021-08-20 14:18:30 1.07MB fpga Xinlinx 编解码
1
c_ug571-ultrascale-selectio.pdf
2021-08-09 18:00:05 6.31MB xilinx
1
xilinx
2021-08-09 18:00:05 6.89MB xilinx
1
pg150-ultrascale-memory-ip.pdf
2021-08-09 18:00:04 29.17MB xilinx
1
主要介绍 Zynq UltraScale+ MPSoC 处理系统的主要特性
2021-07-22 15:58:33 560KB zynq
1
赛灵思 Zynq UltraScale+MPSoC 开发板型号:ZCU102 的原理图
2021-07-22 14:57:37 2.06MB FPGA ADAS
1
该文档是xilinx官网提供的KCU116 DXDesigner原理图的PDF版本。该文档是xcku5p参考开发板,其中包括系统启动、时钟、电源、PCIE、GPIO、DDR4、以太网、IIC等设计,为硬件设计者提供参考。
2021-07-20 16:40:33 3.14MB xcku5p UltraScale+ 原理图
1