本论文通过分析CDC传输中的亚稳态机理,总结了各种同步设计的优劣以及传统验证方法在CDC检查中的弊端,提出并搭建了一套基于SpyGlass的CDC静态验证流程
2021-09-29 13:51:39 13.27MB CDC
1
spyglass视频教程
2021-09-13 12:33:17 78B spylass EDA 数字电路设计
1
Spyglass CDC document!! Useful to understand clock Cross concept!!
2021-09-10 22:59:34 5.34MB CDC
1
spyglass lint rule
2021-09-02 19:03:14 2.04MB spyglass lint
1
IC设计Spyglass lint/CDC 讲义
2021-08-27 19:09:20 172KB IC设计 CDC spyglass经典讲义 sypglassguide
1
spyglass的实验练习,包含实验代码和对应文档说明
2021-08-20 19:07:00 118KB spyglass
1
部门规则检查的应用方式 RTL检查的TCL应用方式 CDC检查的界面应用方式 一般需要对设计进行多次RTL规则检查,且每次代码有修改都要重复进行RTL规则检查 TCL方式方便快捷,对license占用时间相对较短 可通过查看报告直接进行debug,一般无需界面方式 跨时域设计一般设计到的层次较多,界面方式debug较直观 CDC检查只需要对使用了跨时域设计的代码进行检查 CDC检查通过后,只要时钟方案没有改变,一般不需要再次检查 Spyglass应用方式
2021-08-18 22:20:44 1.14MB spyglass cdc ic
1
spyglass_rule
2021-08-04 18:07:28 35.54MB spyglass
1
spyglass 流程脚本, 本脚本仅应用与 lint 检查, sdc 检查。 楼主认为,spyglass的使用 还是最后呼叫gui, 来分析问题比较直观。 如有问题请大胆提出来
2021-06-26 10:06:18 2KB spyglass 脚本
1
用于spyglass教程的基础源码,配合博客使用。这是一个基于ahb总线的usb 通讯的RTL源码,可以对接到soc中,有兴趣的可以自己下载了去研究,在这里只是用于spyglass的基础使用教学
2021-06-21 00:02:14 107KB verilog spyglass soc
1