使用vivado 2017.4开发环境,用到了microblaze软核微处理器。
2020-04-23 16:22:55 99.49MB FPGA
1
基于xilinx nexys4的电子琴xps工程。外接ps2键盘来实现演奏。工程包含底层硬件平台,以及sdk的软件c语言代码。可以运行。对于初学者有些参考价值。
2019-12-21 21:32:18 6.1MB nexys4
1
利用nexys4开发板实现数字时钟、秒表和闹钟。利用拨码开关选择对应功能。开发环境Vivado2015.2
2019-12-21 21:14:31 2.98MB 数字时钟
1
FPGA串口模块,原创作者为CrazyBingo,在《FPGA案例技巧与开发实例详解》中的串口模块基础上改造,加入串口缓冲区FIFO,无须关心使能信号。已在Nexys4 DDR开发板上验证,开发环境为Vivado 2015.4
2019-12-21 21:14:31 21.17MB FPGA 串口 FIFO
1
Nexys4 DDR温度显示工程文件!
2019-12-21 20:42:33 2.14MB Nexys4 DDR
1
鄙人自行编写的DDR2的读写例程。此工程使用Vivado 2015.4在Nexys4 DDR上实现。
2019-12-21 20:33:13 121KB MIG 嵌入式 Vivado Xilinx
1
Nexys4开发板使用手册
2019-12-21 20:26:33 1.7MB Nexys4 开发板 数字电路实验 使用手册
1
Nexys4 DDR的官方说明文档,提供开发板的介绍及各模块的说明等。
2019-12-21 18:52:53 2.07MB 嵌入式
1
Nexys 4 DDR开发板的DDR2 IP核的引脚约束文件(在例化DDR2 IP核的时候需要用到)。
2019-12-21 18:52:53 6KB Xilinx Vivado DDR2 Nexys4
1