当今的数字信号处理(DSP)技术主要由 DSP 处理器来构成.尽管 DSP 处理器具有通过软件设计能实 现不同功能的灵活性‚但其硬件结构的不可变性导致了其总线的不可变性以及其循序执行的 CPU 结构‚ 使其在结构化设计和数据处理的速度上发展受到很大限制[1].随着现场可编程门阵列(FPGA)器件工艺 技术的发展、集成度的提高和价格成本的下降‚设计人员有了新的选择.FPGA 中具有丰富的内部逻辑单 元阵列和连线资源‚这种器件内部一般都内嵌有可配置的高速 RAM、PLL、LVDS、LVTTL 以及硬件乘法 累加器等‚有的还直接内嵌 DSP 功能模块‚这些特性使 FPGA 可以方便地构成各种数字信号处理器.用 FPGA 来实现数字信号处理可以很好地解决并行性和速度的问题‚克服了使用 DSP 处理器实现时的不 足‚而且其灵活的现场可配置特性‚使得 FPGA 构成的数字信号处理系统非常易于修改、测试及硬件升 级. 传统的在 FPGA 进行 DSP 算法实现的方法是首先用软件编程语言(C‚C++‚M 语言等)在系统仿真 工具中完成系统算法的设计及仿真‚再在 FPGA 中用硬件描述语言将其描述出来‚这种方法是非常费时 费力的.本文研究一种利用 Matlab/Simulink 下的 DSP Builder 工具来实现双三次插值算法建模‚并在 FPGA 中实现此算法的快捷有效设计方法
2021-06-16 13:19:59 1.54MB dspbuilder FPGA matlab 双三次插值法
1
采用DSPbuilder实现上述调制,涵盖详细设计图和参数。
2021-06-10 12:30:26 1.52MB FPGA、AM 、2ASK、2FSK、DSPbuilder
1
基于DSPBuilder的DDS实现,全称编译仿真通过,并已生成VHDL工程,可以直接在QuartusII中进行仿真。
2021-05-23 17:03:08 5.11MB DSPBuilder DDS FPGA
1
以一个实例介绍这样一个开发过程的具体操作步骤:利用DSP Builder设计硬件并仿真,然后在Quartus II中调用该硬件并通过Quartus II综合、下载该硬件到FPGA中,实现相应的功能。
2021-04-21 20:38:19 6.35MB DspBuilder;Quartus II;FPGA
1
本书详尽介绍了基于EDA与SOPC的现代DSP开发技术,以及与之相关的开发工具的使用方法、设计理论和一些典型的设计实例。全书内容包括基于MATLAB/SimuLink的DSP和通信系统模块的设计技术;Quartus II的基本使用方法、详细的设计流程向导、多种优化设计方法、逻辑锁定技术、嵌入式逻辑分析仪SignalTap II的使用方法、Quartus II/DSP Builder及第三方EDA工具Synplify、Leonardo Spectrum和Modelsim的优化设计接口技术。全书深入、系统地介绍了基于MATLAB环境下DSP Builder/SignalCompiler对现代DSP系统开发的基本方法,以及基于这些工具的DSP IP核的使用方法和使用规则。 本书内容新颖、实用,为DSP领域的读者展示了有别于传统TI DSP处理器的、全新的DSP系统实现技术,为软件无线电领域的读者提供了一项不可或缺的系统设计解决方案,也为电子信息领域的读者向EDA技术的更高层次迈进提供了有用的工具。 对Matlab与FPGA结合设计入门有很好的指导作用。!
2021-04-16 10:50:57 12.67MB 现代DSP技术 DSPbuilder AlteraIP核 FFT设计
1
根据官网手册,用matlab中dsp builder做的am调制器例子,仿真成功。编译后可下载到quartus2中,供学习参考。
2019-12-21 22:09:41 4.51MB dspbuilder 振幅调制器 matlab quartus
1
基于DSPbuilder 11.0搭建的256点FFT模块,附带SIMULINK FFT对比
2019-12-21 21:25:39 583KB dspbuilder FFT FPGA
1
使用SIMLINK中的DSP_Builder 11.0库,建立一个64阶FIR滤波器,使用官方IP核,已成功在EP4CE15上验证
2019-12-21 21:25:39 6.13MB dspbuilder FIR MATLAB FPGA
1
适合初学者的DspBuilder教程,介绍基本点哦DspBuilder用法
2019-12-21 21:02:52 1.87MB DspBuilder
1
原版是17.1DSPbuilder的破解器,但是老版本也可以使用。
2019-12-21 20:38:23 32KB DSPbuilder
1