实验一 7段数码显示译码器设计………………………………P3 实验二 8位硬件加法器设计……………………………………P7 实验三 7人投票表决器Verilog HDL设计……………………P11 实验四 巴克码信号发生器……………………………………P16 实验五 多功能数字钟设计……………………………………P22 实验六 状态机实现的ADC0809采样控制电路………………P29 实验总结与感悟 …………………………………………………P36 实验一 7段数码显示译码器设计 一、实验目的 (1)学习使用Verilog HDL语言设计简单组合逻辑电路。 (2)学习使用case语句来描述真值表。 二、实验设备与器材 GW-PK2 EDA实验箱一台。 三、实验内容及实验步骤 1.实验原理及内容 7 段数码是纯组合电路,通常的小规模专用 IC,如 74 或 4000 系列的器件只能作十进制 BCD码译码,然而数字系统中的数据处理和运算都是 2 进制的,所以输出表达都是 16 进制的,为了满足 16 进制数的译码显示,最方便的方法就是利用译码程序在 FPGA/CPLD中来实现。 2.实验步骤 (1)用Verilog HDL设计一个共阴数码管的译码电路,用case语句描述7段译码器的真值表。 (2)编译、综合、适配、下载,验证结果。 (3)进行功能仿真。 (4)设计提示:建议选实验电路模式6,用数码8显示译码输出(PIO46~PIO40),键8、键7、键6、键5四位控制输入,硬件验证译码器的工作性能。注意,在仿真中,4位输入都必须用总线方式给数据。 ………………………………………………………………………………………… 好用不贵,祝您用餐愉快~
2021-12-15 22:08:31 3.4MB 合工大 FPGA 译码器 加法器
1
采样控制方面的力作,英文版!有机会大家好好看看
2021-10-20 14:35:27 2.09MB 采样控制 最优 现代
1
系统建模与simulink仿真课件资料-第5章 采样控制系统仿真.pdf 系统建模 与仿真  好资料  特清晰 第14章 离散事件系统仿真结果分析.pdf
2021-09-26 15:25:39 167KB matlab
1
行业分类-设备装置-一种航天器相对运动的采样控制方法.zip
行业分类-电信-一种基于FPGA的多路信号同步采样控制电路.rar
2021-08-24 09:05:20 408KB 行业分类-电信-一种基于FPGA
基于EDA实现ADC0809的采样控制电路设计,编译通过,适合初学者,仅供参考。
2021-06-23 10:24:29 17KB 采样控制电路
1