1.逻辑输入采用实验箱的K1-K11,逻辑输出接L1-L10。测试实验箱上的HD74LS04P(非门)、SN74LS32N(或门)、SN74LS00N(与非门)、SN74HC86N(异或门)、SN74HC153(数据选择器、多路复用器)的逻辑功能。 2.采用小规模逻辑器件设计一位数据比较器:设一位数据比较器的输入为A、B,比较A>B,A=B,A
2023-11-23 15:15:10 1.84MB 数字逻辑 Verilog
1
本书是华为公司内部使用的大规模逻辑设计指导书,主要讲述了如何使用VHDL设计大规模逻辑电路。
2023-06-03 22:54:32 3.45MB 华为 VHDL
1
压缩包中的文件可以直接打开进行运行,时钟包括年月日,时钟可以自己动,也可以自己调时间,也可以暂停,没有分闰年平年。
1
安徽大学数字电路与逻辑设计期末试卷及答案 本资源仅供个人学习使用,请勿商用
2023-02-25 16:45:50 1.31MB 安徽大学 数电 期末试卷 期末考试
1
北邮数字电路与逻辑设计实验报告.pdf
2022-12-22 18:21:52 2.75MB 文档资料
1
全书今天看来,依然是很全面、深入讲解 MIPS 处理器设计的佳作。替换原糟糕的封面图片,增加完整目录。。。
2022-11-13 21:21:41 98.59MB 芯片设计 CPU MIPS
1
CPU芯片逻辑设计技术;朱子玉;李亚民;清华大学出版社;一本关于CPU的好书
1
数字电路逻辑设计(第3版)王毓银课后习题答案
2022-11-11 13:01:13 6.91MB 课后答案
1
数字电路和逻辑设计的mooc期末考试答案以及平时各个章节答案
2022-11-09 18:13:07 123KB mooc
1
(1) 按照“Vivado 工程 1.pdf”中的案例进行实验 (2) 按照“Vivado 工程 2.pdf”中的案例进行实验,先生成 38 译码器模块的 IP
2022-10-25 11:05:01 3.09MB
1