具体描述请看我的博客:低成本MEMS惯导系统的捷联惯导解算MATLAB仿真
2023-02-16 20:45:39 334KB 捷联惯导
1
实习报告模板,西工大,软件学院,实习考核表,企业实习模板
2023-02-14 19:52:42 134KB 西工大软微
1
win32 西工大 总创三 实验三 时钟 随时匹配电脑时间,画面好看,无bug
2023-01-08 19:49:49 991KB win32 西工大 总创三 实验三
1
西工大计院2022信号与系统实验报告,94分,内含成绩截图
2022-12-23 18:16:06 8.16MB 西工大 信号与系统实验 计算机学院
1
西工大历年考题,包含考试题目以及标准答案,是考试复习的不二法宝。
2022-12-12 06:06:43 26.83MB 西工大 C
1
西工大计算机学院计算机操作系统2022最新报告,给出了两次实验的完整的project, 可以直接copy到linux系统中使用bochs -f bochsrc运行,同时 word报告中详细介绍了编写代码的步骤和相关的代码和最后的实验的截图,供各位同学参考 实验内容: 掌握GeekOS系统的线程调度算法,实现线程调度的优化。 1. 按照实验讲义P146页中的设计要求,增加线程调度算法的选择策略,使系统可以在时间片轮转调度和四级反馈队列调度之间切换,并且实现四级反馈队列调度算法,给出关键函数的代码以及实验结果。 2.回答问题:在MLFQ算法中,如果为不同队列的线程设置不同的时间片,如何实现?代码要做哪些修改?第十章第1、2题. 掌握GeekOS系统的线程同步与互斥原理,实现线程的同步与互斥。 1. 在GeekOS中实现信号量,使用信号量保证用户程序运行时的线程同步,给出关键函数的代码以及实验结果。 2. 设计测试程序,验证线程同步和互斥的结果。 3. 回答课后思考题。第十一章第1题。 在项目2 的基础上,增加调度算法的选择策略,使系统可以在时间片轮转调度和四级反馈队列调度之间切换。实
1
西工大上机实验3 连续LTI系统的频域分析 完整实验报告
2022-11-27 21:58:18 427KB 西工大 信号与系统 上机实验
1
西工大-计算机操作系统实验(三套)
2022-11-27 20:02:48 33.1MB 操作系统
1
西北工业大学汇编语言与接口技术期末试卷,,希望对各位有所帮助!!
2022-11-23 15:49:26 27KB 西北工业大学 汇编 程序设计 试卷
1
西工大计算机学院计算机数字逻辑实验报告,最近发现之前上传的部分资源下载,这里给出实验四的报告供同学们参考,报告中给出实验截图还有相关设计, 供各位同学参考 下面给出部分的实验内容: 掌握可综合Verilog语言进行状态机设计及测试验证; 2. 学习如何在FPGA进行设计实现。 安装开发工具ModelSim、Quartus的PC机、Altera DEII-115实验箱 1. 跑马灯设计及FPGA实现(run.v) 2. 有限状态机设计(教材Figure 6.86) 1.Quatusll使用流程 Quatusll的使用我们需要完成的是前面的七个步骤,分别是 第一步:编码 用文本编辑器正确编写源文件(本例run.v),并经modelsim仿真确认该电路设计正确. 第二步:新建工程 新建工程New project (注意工程名和设计文件的module名保持一致),选择和开发板一致的FPGA器件型号(本课程为Cyclone IV E系列EP4CE115F29C7) 第三步:添加文件 Add to project,将全部源文件 (本例run.v)添加到工程中 第四步:编译 Start
2022-11-21 18:15:47 972KB 西工大 数字逻辑 verilog 仿真
1