通过计算单位时间内脉冲信号的个
2023-03-06 08:52:45 3KB 频率计
1
该频率计测频范围分10Hz-50MHz、50MHz -2.4GHz两档,输入灵敏度30mV,由于对晶振电路采用了简易的恒温措施,故频率稳定度可达10-6,现介绍制作方法。
2023-03-01 09:32:44 272KB 自制 2.4GHz 数字频率计 文章
1
基于STC89C51的数字频率计。可测任意波形和信号幅度。
2023-02-28 19:51:47 4.37MB 51 频率计
1
基于Multisim的数字频率计.pdf
2023-02-05 10:38:23 978KB
1
本应用系统设计的目的是通过在“单片机原理及应用”课堂上学习的知识,以及查阅资料,培养一种自学的能力。并且引导一种创新的思维,把学到的知识应用到日常生活当中。在设计的过程中,不断的学习,思考和同学间的相互讨论,运用科学的分析问题的方法解决遇到的困难,掌握单片机系统一般的开发流程,学会对常见问题的处理方法,积累设计系统的经验,充分发挥教学与实践的结合。全能提高个人系统开发的综合能力,开拓了思维,为今后能在相应工作岗位上的工作打下了坚实的基础。
2022-12-29 10:29:46 384KB 51单片机 数字频率计
1
输入波形直接就可以用,测量范围为1~999HZ,用仿真模拟软件都可以打开,DSN格式的。学校课程设计时自做的,所以非常适合课程设计时用
2022-12-15 22:57:09 111KB 数字频率计
1
摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂,可靠性变差,延迟增加,测量误差变大。通过使用EDA技术对系统功能进行描述,运用VHDL语言,使系统
1
a 数字频率计VHDL程序
2022-12-07 19:26:46 5KB 数字频率计VHDL程序
1
在 MagicSOPC 实验箱上实现8位十进制频率计的设计。被测信号从 CLOCK0(数字信号时钟源)输入,经过检测后测得的频率值用数码管 1~8显示
1