本文介绍了一种基于FPGA的DDS信号发生器的具体设计,可产生正弦波,三角波,方波以及自定义波
2021-07-07 10:15:45 297KB FPGA DDS 信号发生器
1
基于Cyclone的DDS函数信号发生器,,采用倍频至150M,可生成最高40M的正弦波
2021-07-05 17:42:58 7.8MB Cyclone DDS PLL FPGA
1
基于FPGA的DDS信号发生器的设计开题报告
1
基于FPGA的频率合成信号发生器设计 基于FPGA的频率合成信号发生器设计(VHDL)基于FPGA的频率合成信号发生器设计(VHDL)
2021-05-03 17:53:44 3.05MB 基于FPGA的DDS信号发生器设计
1
具体看博客:https://blog.csdn.net/qq_33231534/article/details/108424647 DDS全称为直接数字频率合成(Direct Digital Synthesis),其基本原理是在一个周期波形数据下,通过选取其中全部数据或抽样部分数据组成新的波形,由奈奎斯特采样定理可知,最低两个采样点就可以组成一个波形,但实际上最少需要4个点。其原理框图如下
2021-04-19 15:42:43 22.08MB fpga verilog
1
【摘要】介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理,以及以DDS为核心的信号发生器。重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FLEX系列FPGA芯片FLEX10K进行直接数字频率合成的VHDL源程序。 【关键词】 直接数字频率合成(DDS); 现场可编程逻辑器件(FPGA);硬件描述语言(VHDL); 【前言】随着数字技术在仪表和通信系统中的广泛应用,一种从参考频率源生成多种频率的数字控制方法应运而生,这种技术被称为直接数字合成(DDS)。DDS技术是一种从相位概念出发直接合成所需波形的一种新的全数字频率合成技术。目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能、多功能DDS芯片,为电路设计者提供了多种选择。然而在某些场合,专用DDS芯片在控制方式、置频速率等方面与系统的实际要求存在很大差距,这时可以采用高性能FPGA来设计符合具体需要的DDS电路。
2020-04-22 03:06:30 121KB 基于FPGA的DDS信号发生器
1
基于xilinx公司的FPGA,设计了一套DDS信号发生器,产生正弦波 方波 三角波 锯齿波四种波形,并且波形频率可调
2019-12-21 21:16:00 5.54MB FPGA DDS VHDL xilinx
1
完整的DDS工程文件,平台是Quartus13.0,包含modelsim仿真文件,文档里含有代码,适合初学DDS用户使用
2019-12-21 19:54:58 3.25MB DD;Verilog
1
完整的工程文档,平台是QuartusⅡ13.0,完整的DDS代码,包含四种波形输出,打开应用编程即可实现,亲尝试
2019-12-21 19:54:58 411KB Quartus;DDS
1
能够实现正弦波、方波、三角波、反三角波波形
2019-12-21 18:57:45 15KB FPGA dds Verilog
1